《电子技术应用》
您所在的位置:首页 > 模拟设计 > 新品快递 > Xilinx发布Vivado2014.3、SDK及最新UltraFast提升Zynq SoC生产力

Xilinx发布Vivado2014.3、SDK及最新UltraFast提升Zynq SoC生产力

2014-10-09

All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出可编程行业唯一 SoC 增强型设计套件Vivado®设计套件 2014.3版本、SDK 和最新 UltraFast™ 嵌入式设计方法指南,为 Zynq®-7000 All Programmable SoC 的生产力带来重大突破。伴随此款最新版Vivado 设计套件推出的还包括其內含的 Vivado 高层次综合(HLS)IP集成器的增强功能,以及最新性能监控与可视化功能。实践证明,这些加强功能与最新 UltraFast 嵌入式设计方法指南相结合,可将生产力提升10倍以上。

加速实现和验证:Vivado HLS 增强了从 C 语言综合的质量结果(QoRQuality-of-Results)和AMBA AXI-4接口的自动推理功能,从而加速了集成的时间并提升了集成质量。利用 Vivado HLS,可以直接根据 C 算法规格描述创建和验证 IP,不仅可以快速实现可与手动编码 RTL 媲美的设计,而且验证速度比 RTL 仿真快好几个数量级。Vivado HLS 现已得到逾千名设计人员的广泛采用,其还可支持不断发展壮大的硬件实现式软件库生态系统。增强型 Vivado 设计套件2014.3可支持超过40 OpenCV 函数,现由 赛灵思创投公司 和联盟合作伙伴 Auviz Systems 公司 提供。

加速集成:Vivado IPI 的增强功能包括:新增数据流和存储器映射 AXI 互联之间的自动连接功能,可促进并简化IP Zynq SoC 系统中的集成。而 Vivado IPI 的另一项新增功能是一项针对赛灵思高级联盟合作伙伴 IP 的按键式 IP 评估要求。赛灵思 Vivado 设计套件2014.3新增了 Xylon™ logicBRICKS™  评估 IP 核,而在未来版本中将扩大和加入其他联盟计划成员的 IP。全新的logicBRICKS IP 可快速评估有效的图像和视频处理 IP,并可进一步丰富 Vivado IP 目录。

加速系统设计和软件开发赛灵思还扩展了其软件开发套件(SDK)功能,新增系统仪表与性能可视化功能,以便快速发现系统性能瓶颈,并运行假设情景流程。赛灵思 SDK 2014.3版提供可在FPGA 架构上运行的可配置 AXI 流量生成器,让设计人员在开发周期的早期阶段就可以提早进行嵌入式软件开发。

UltraFast嵌入式设计方法指南:为了进一步补充和完善 Vivado  UltraFast™ 设计方法,赛灵思还推出了最新 UltraFast 嵌入式设计方法指南(UG1046)。该最新指南为包括系统架构师、软件工程师和硬件工程师等在内的设计团队提供了利用 Zynq All Programmable SoC 进行嵌入式系统设计的最佳实践,从而借助 Zynq All Programmable SoC 实现可预见的成功并提升其嵌入式系统的生产力。

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。