头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 王越院士:教育是中华民族立足于世界民族之林的基础 两院院士王越在5月29日“第三届OpenHW开源硬件与嵌入式大赛暨2011 Xilinx联合实验室主任会议”开幕式上表示,在世界文明进步中多做贡献,是中华民族立足于世界民族之林的一种责任。文化发展是促进一个民族发展的核心力量,其中教育是基础,具有重要的战略意义。 发表于:2011/6/8 FPGA助力中国智造,拥抱嵌入式计算新时代 “第三届OpenHW开源硬件与嵌入式设计大赛”隆重开幕。本次大赛由中国电子学会主办,美国赛灵思公司和北京工业大学承办,提出了“FPGA助力中国智造,拥抱嵌入式计算新时代”的响亮口号,致力于推动更多的高校加入基于FPGA的开放源码硬件运动,培养嵌入式应用创新人才,支持中国制造到中国“智造”的宏伟事业。 发表于:2011/6/8 SpringSoft LAKER 定制版图系统荣获TSMC台积电28纳米参考流程采用 2011 年 6 月 7 日台湾新竹讯 — 专业 IC 设计软件全球供货商 SpringSoft今天宣布,Laker™ 定制版图系统 获得台湾集成电路制造股份有限公司 (TSMC) 青睐,已获选进入台积电28 纳米 (nm) 模拟与混合信号 (AMS) 设计参考流程Reference Flow 2.0 以及数字设计参考流程 Reference Flow 12.0 中。 发表于:2011/6/8 基于CPLD和VS1011E解码器的电梯语音系统 语音系统是电梯不可缺少的部分,用于楼层报数、方向提示、报警告示、消防对讲以及广告宣传等。传统语音系统绝大多数采用语音器存储和播放语音,但存在比如外电路复杂、音质差、成本高、容量小以及语音不易更改等缺陷。鉴于此,设计了一款基于CPLD和VS1011E解码器的电梯语音系统。 发表于:2011/6/8 基于CPLD的图像传感器非均匀性校正 图像传感器是现代视觉信息获取的一种基础器件,它将入射到光敏面上按空间分布的光强信息转换为按时序输出的视频信号,从而能够再现物体的图像信息. 在理想的情况下,当图像传感器受均匀光照时,各光敏元输出的视频信号幅度应该完全相同. 发表于:2011/6/8 应用于晶体管图示仪的CPLD控制器设计 本文设计的晶体管图示仪就是这样一种新型仪器,除改善了原有仪器不足之外,还扩展了仪器功能,具有图形保存,数据处理,界面显示灵活,可操作性强,性能价格比高等优点。 发表于:2011/6/8 基于FPGA的GPS+GSM双重车载定位系统设计 为了克服一般车载导航系统定位不连贯的缺陷,利用NiosⅡ软核处理器配置灵活、扩展性强等特点,结合GPS和GSM模块,设计出了一种基于SoPC技术的双重定位系统。该设计利用SoPC Builder开发工具将NiosⅡ处理器、存储器和接口等组件及μC/OS-Ⅱ操作系统快速地嵌入到FPGA中,用单个芯片完成了人机交互模块、控制模块和通信模块等功能,较一般的GPS导航设备更能实现较高精度的实时连续系统定位,且该设计在不改变硬件的基础上可方便升级、扩展更多功能。 发表于:2011/6/8 一种基于CPLD的交通灯控制系统设计 本设计由于采用自顶向下法设计交通灯控制器,合理地处理灯时分配,分频,控制显示与编码的相互关系,采用VHDL语言层次化和模块化的设计方法,减少了设计芯片的数量、减少系统开发周期,降低了功耗,可以通过改变程序或着外部输入来控制交通灯,经过调试,运行正常。此设计是基于硬件描述语言VHDL,借助CPLD器件完成的数字系统的设计,显示了可编程器件广阔前景,加之工艺的改进,可编程逻辑器件的集成度和速度将进一步提高,性能将进一步完善。 发表于:2011/6/8 基于FPGA与DDR2 SDRAM的大容量异步FIFO缓存设计 为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,通过研究FIFO的基本工作原理,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。使用Xilinx提供的存储器接口生成器(MIG)实现FPGA与DDR2的存储器接口,并结合片上FIFO和相应的控制模块完成FIFO的基本框架结构。详细介绍了各个组成模块的功能和原理,并设计了专门的测试模块。 发表于:2011/6/7 MathWorks HDL 工具新添 Xilinx FPGA 硬件验证功能 MathWorks 日前宣布适用于 Xilinx FPGA 开发板且新添了 FPGA 在环 (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程师们能够在使用 Simulink 作为系统级测试台架的同时,以硬件速度验证其设计。 发表于:2011/6/3 <…394395396397398399400401402403…>