头条 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新资讯 莱迪思新的混合信号设计软件简化了平台管理设计 莱迪思半导体公司(NASDAQ: LSCC)今天宣布推出PAC - Designer®混合信号设计软件6.1版本,更新支持莱迪思的Platform Manager™、Power Manager II 和 ispClock™器件。现在用Platform Manager器件进行设计的用户将能够访问今天宣布的Lattice Diamond® 1.3软件设计环境。PAC – Designer 6.1和Diamond 1.3设计软件工具的整合将使Platform Manager产品成为实现更先进的数字设计的选择。一个自动化的模拟环境是设计软件整合的主要优势,而以前Platform Manager设计人员没有这样的环境。 发表于:2011/7/22 组合压缩在存储测试系统中的应用 在某些特殊的测试环境中,存储测试系统中既要求大容量数据存储又要求微体积。为解决这一矛盾,在研究了游程压缩和LZW两种算法的基础上,提出了以FPGA为核心实现两种算法的无损组合压缩,利用FPGA芯片内的RAM来建立字典,用VHDL语言和状态机实现该压缩算法。仿真和综合验证表明,通过FPGA实现该组合算法,压缩效果显著,压缩性能与压缩速度均满足系统要求。 发表于:2011/7/22 以FPGA为基础的SoC验证平台 自动化电路仿真侦错功能 台湾工业技术研究院 (工研院, ITRI) 在今年的设计自动化大会(2011 DAC)提出的案例研究,提出一种能够显著提升客制化FPGA原型板验证效率的创新方法,自动化现有的电路仿真(in-circuit emulation)侦错功能,并提供更高的FPGA能见度。这个以FPGA为基础的SoC验证平台对工研院而言是前景看好的崭新领域,对其支持台湾IC设计产业新技术领域的研发工作助益良多。 发表于:2011/7/22 基于CORDIC算法和FPGA的数字频率校正的实现 本文通过对CORDIC算法的工作原理进行分析,给出了基于CORDIC算法和FPGA实现数字频率校正的实现方案。仿真结果证明,该方法可以实现标准的正弦波和余弦波信号,可以直接作为频偏校正单元来对数字频率信号进行校正。 发表于:2011/7/22 一种基于DSP+FPGA的控制系统方案设计 目前,DSP速度越来越快,成本越来越低,FPGA 的容量越来越大,封装越来越小,使得DSP+FPGA 组成的系统成为解决系统设计的重要选择方案之一。本文介绍了一种基于DSP+FPGA的控制系统设计方案,由该设计方案实现的控制系统完全达到了技术指标要求,系统工作稳定可靠。而它提供的硬件平台对于系统的升级和功能扩展非常有利,对于控制系统来讲具有较好的通用性。 发表于:2011/7/22 基于CPLD与绝对式编码器的高精度高速伺服单元 目前国内数控机床中的伺服电机一般都是配套增量式编码器,而增量式编码器的精度并不太高且输出的是并行信号,欲提高其精度就必然要增大编码器的设计难度和增多并行信号的输出,这样就不利于伺服单元与编码器的长距离通信,而采用绝对式编码器。 发表于:2011/7/22 利用FPGA和嵌入式软核处理器实现高性能的罪犯抓捕系统 当追踪行动启动时,警官只有很短的时间用来激活警笛、向控制中心作汇报并与其他巡逻队通信。由于这些事情的发生几乎是同时的,因此警官还依赖于车辆追踪系统把逃跑的犯罪分子锁定在视距内。然而,当疑犯在拥挤的交通中急速穿越时,采用固定位置摄像机的传统追踪系统很容易失去他们的踪迹。因此将需要这样一种车载系统:它能时刻盯住可疑车辆,同时让警官与现场及总部的同事共享和接收信息。 发表于:2011/7/21 液晶触摸屏控制中的可编程逻辑 莱迪思的LCD - Pro是专门为基于FPGA的高级触摸屏视频图形控制器而设计的,为系统设计者提供单个人机界面结构,加速产品的上市,并大大节省了开发成本。与现有的IP配合在一起,LCD – Pro简化了设计,设计人员能够更快的推出新产品,从而适应新兴市场的要求,而不需要重新设计平台。 发表于:2011/7/21 整合ARM、FPGA与可编程模拟电路的单芯片方案 SmartFusion器件包含有多达500k可编程逻辑门电路,与基于快闪的 ProASIC3 FPGA器件系列一样。这个逻辑电路支持350 MHz的系统性能,内置容量高达108 Kb的 SRAM,并拥有大量工作频率高至350 MHz的数字I/O,支持LVDS、LVPECL、PCI/PCI-X等接口标准,可驱动高达24mA的电流。设计选择包括爱特的HDL(硬件描述语言)工具链、Libero集成设计环境,可以硬件创建逻辑功能,或者是在GUI以拖放式(drag-and-drop)操作创建设计。这种方法可快速输入预定义的IP模块,这些模块可能是源于以前设计的复用元件,或者是爱特提供的函数库内的函数,也可能是第三方供应商提供的IP。 发表于:2011/7/21 Xilinx运用FPGA进行控制及数据平面视频处理方案 嵌入式设计人员面临的最大挑战之一就是界定系统的性能需求。用以确定实际性能需求所需的信息要么无法获取,要么难以获得。最精确的估算有时也会因无法预料的计算负荷而失效。分析通常会指出,对于数据处理需求而言嵌入式处理系统的成本效益太低。因此,系统设计人员高度渴望拥有可扩展的能够适应性能需求潜在变化以及能够执行高性能数据处理的架构。而在FPGA内部实施的控制平面/数据平面处理架构就能够有效满足上述要求。 发表于:2011/7/21 <…374375376377378379380381382383…>