• 首页
  • 新闻
    业界动态
    新品快递
    高端访谈
    AET原创
    市场分析
    图说新闻
    会展
    专题
    期刊动态
  • 设计资源
    设计应用
    解决方案
    电路图
    技术专栏
    资源下载
    PCB技术中心
    在线工具库
  • 技术频道
    模拟设计
    嵌入式技术
    电源技术
    可编程逻辑
    测试测量
    通信与网络
  • 行业频道
    工业自动化
    物联网
    通信网络
    5G
    数据中心
    信息安全
    汽车电子
  • 大学堂
  • 期刊
  • 文献检索
期刊投稿
登录 注册

基于反馈迭代的双带功率放大器数字预失真

基于反馈迭代的双带功率放大器数字预失真[模拟设计][通信网络]

为补偿双带功率放大器中的非线性,提出了二维多项式模型并结合反馈迭代法建立数字预失真系统。相比于传统的线性化技术,二维数字预失真方法降低了对数/模转换器和模/数转换器的要求。仿真结果表明,采用间隔频率为100 MHz的两路WCDMA信号同时驱动功率放大器,二维多项式模型能够更好地消除非线性失真,反馈迭代方法在求逆上更精确。

发表于:2018/8/14 下午4:57:00

三相光伏并网电流型PWM逆变器的研究

三相光伏并网电流型PWM逆变器的研究[电源技术][智能电网]

基于三相电流型PWM逆变器装置,将直接电流控制方法应用于该逆变器中,设计了一套1 kW实验装置。通过仿真分析和实验验证表明,该方法不仅实现了逆变器网侧电流正弦化并与网侧电压同相位,而且实现了直流侧电压宽范围调节,提高了系统动态性能,更适合于光伏并网。

发表于:2018/8/14 下午4:55:02

一种基于混合任务集的高能效调度算法

一种基于混合任务集的高能效调度算法[嵌入式技术][工业自动化]

动态电源与频率调整技术能够帮助实时系统显著减少能耗,之前的研究大多聚焦于基于周期性任务的线程调度算法, 却很少考虑周期性与非周期性任务混合的模型。同时,尽管基于CPU利用率的DVS算法可以从系统级上减少能耗,但不能保证实时性。本文提出一种新的算法,它结合减慢因子的DVFS调度算法与系统级的DVS技术,融合PID控制器与自适应的权衡策略为软实时系统提供更好的能耗减少方法。该算法的能耗在服务器利用率低于25%的情况下比加州大学提出的算法下降了14.2%~25.9%,周期性任务超过时限率低于3%。

发表于:2018/8/14 下午4:47:00

基于ATmega128的球管电压控制系统设计与实现

基于ATmega128的球管电压控制系统设计与实现[嵌入式技术][医疗电子]

本设计利用ATMEL公司AVR系列ATmega128单片机的控制调频电路来调制系统的工作频率,实现对口腔CBCT系统X射线球管电压的精确控制和调节,同时还实现了系统的人机交互、数据存储和传输、数/模转换、串口通信等功能。该控制电路硬件设计简单可靠,易于实现;软件开发方便灵活,实现了预期的功能。

发表于:2018/8/14 下午4:30:00

基于电力线载波通信技术的自动抄表系统路由算法

基于电力线载波通信技术的自动抄表系统路由算法[通信与网络][智能电网]

由于电力线信道环境的特殊性,使电力线载波抄表系统中存在着抄表距离有限、通信成功率不高等问题。针对此问题,介绍两种路由算法——点名请求算法和数据收集算法,分别用于自动抄表中实现监控电表和例行抄读业务。

发表于:2018/8/14 下午3:45:27

一种增益增强型套筒式运算放大器的设计

一种增益增强型套筒式运算放大器的设计[模拟设计][工业自动化]

设计了一种用于高速ADC中的全差分套筒式运算放大器。从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器。基于SMIC 0.13um,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983.6 MHz,而功耗仅为26.2 mW。运放在4 ns的时间内可以达到0.01%的建立精度,满足系统设计要求。

发表于:2018/8/14 下午3:38:58

基于FPGA的数字三相锁相环的优化设计

基于FPGA的数字三相锁相环的优化设计[可编程逻辑][工业自动化]

数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确地锁定相位,具有良好的性能。

发表于:2018/8/14 下午3:34:35

一种新的ISM频段低噪声放大器设计方法

一种新的ISM频段低噪声放大器设计方法[模拟设计][通信网络]

为解决ISM频段低噪声放大器降低失配与减小噪声之间的矛盾,提出了一种改善放大器性能的设计方法。分析了单项参数的变化规律,提出了提高综合性能的方法,给出了放大器封装模型的电路结构。对射频放大器SP模型和封装模型进行仿真。仿真结果表明,输入和输出匹配网络对放大器的性能有影响,所提出的设计方法能有效分配性能指标,为改善ISM频段低噪声放大器的性能提出了一种新的途径。

发表于:2018/8/14 下午3:28:56

基于DDS的低通滤波器设计与仿真

基于DDS的低通滤波器设计与仿真[模拟设计][工业自动化]

分析了几种经典滤波器特性,重点研究了DDS系统中低通滤波器的设计方法。根据DDS的结构特点和输出杂散频谱特性,结合滤波器技术指标使用了归一化法完成了一个九阶椭圆函数低通滤波器的设计,使其通带截至频率为120 MHz、通带内最大衰减为0.2 dB、在135 MHz处阻带内最小衰减为66 dB。通过Multisim10对其进行仿真后可以得出,使用此种方法设计的低通滤波器过渡带陡峭、幅频特性仿真良好,并且能够很好地满足预期的技术指标。

发表于:2018/8/14 下午3:18:51

基于FPGA的SDTV-HDTV转换的研究与设计

基于FPGA的SDTV-HDTV转换的研究与设计[可编程逻辑][通信网络]

一种采用Altera CycloneⅢ FPGA将标准清晰度电视(SDTV)转换成高清晰度电视(HDTV)的方法。用图像插值技术,充分利用了原始图像,实现视频格式水平方向上行内像素点的增加及垂直方向上行数的提升,满足高清晰度电视格式的标准输出。整个上变换模块的复杂度低,易于硬件实现,完成了专用格式转换芯片的功能,在工程应用中有利于提高系统的集成度和灵活性。

发表于:2018/8/14 下午2:56:18

  • <
  • …
  • 367
  • 368
  • 369
  • 370
  • 371
  • 372
  • 373
  • 374
  • 375
  • 376
  • …
  • >

活动

MORE
  • “汽车电子·2026年度金芯奖”网络投票通道正式开启!
  • “2026中国强芯评选”正式开始征集!
  • 《集成电路应用》杂志征稿启事
  • 【热门活动】2025年基础电子测试测量方案培训
  • 【技术沙龙】可信数据空间构建“安全合规的数据高速公路”

高层说

MORE
  • Develop平台打造电子研发全生命周期生态
    Develop平台打造电子研发全生命周期生态
  • 2026年,AI将给设计工程软件带来哪些变革?
    2026年,AI将给设计工程软件带来哪些变革?
  • 锚定“十五五”新蓝图筑牢时空信息“中国芯”
    锚定“十五五”新蓝图筑牢时空信息“中国芯”
  • 边缘人工智能机遇将于2026年成为现实
    边缘人工智能机遇将于2026年成为现实
  • 【回顾与展望】英飞凌:半导体与AI双向赋能
    【回顾与展望】英飞凌:半导体与AI双向赋能
  • 网站相关
  • 关于我们
  • 联系我们
  • 投稿须知
  • 广告及服务
  • 内容许可
  • 广告服务
  • 杂志订阅
  • 会员与积分
  • 积分商城
  • 会员等级
  • 会员积分
  • VIP会员
  • 关注我们

Copyright © 2005-2024 华北计算机系统工程研究所版权所有 京ICP备10017138号-2