头条 2025年超半数手机SoC基于5nm及以下制程 3 月 24 日消息,Counterpoint 昨日表示,2025 年超过一半的全球智能手机 SoC 采用了 5nm 及以下工艺(注:以下称为“先进制程”)。随着苹果、高通、联发科今年各自推出 2nm 旗舰 AP 和中低端产品线的节点升级,这一比例有望上探 60%。 最新资讯 AKMAK495724位立体声CODEC解决方案 AKM公司的AK4957是集成了麦克风,扬声器,视频放大器和LDO的24位立体声CODEC,具有录音功能,播放功能和视频功能,主时钟有PLL和外接时钟两种模式,MIC放大器具有+21dB/+18dB/+16dB/+14dB/+8dB/0dB增益,数字自动音量控制(ALC),模拟电源(AVDD)2.8V-3.6V,数字电源(DVDD)1.6V-2.0V,适合于具有录音/播放功能的手提设备.本文介绍了AK4957主要特性,框图,立体声和单声道数字MIC连接图,以及评估板AKD4957-B功能,框图,电路图和PCB布局图. 发表于:2012/8/13 DS90C187:平板电脑高清晰显示解决方案 TI公司的DS90C187是低功耗并串转换器(串化器),主要用在以电池为能源的手提设备,能降低主GPU和显示器间的RGB接口的尺寸。器件支持高达QXGA2048×1536@60Hz分辨率和主机和平板显示器间的双像素数据传输。185MHz时的功耗为100mW,能驱动QXGA/WQXGA显示器,支持24位RGB和48位RGB,有三种工作模式:单像素进/单像素出(SISO)、单像素进/双像素出(SIDO)和双像素进/双像素出(DIDO)。 发表于:2012/8/13 基于ALTERAFPGA的低延迟QDR2RAM控制器解决方案 QDR2RAM是一种特殊结构的SRAM,它的读写端口是分开的,有两套读写数据总线。地址是读写共享的,对BURST长度为2的QDR2RAM来说,读地址在时钟CK的上跳沿锁存,写地址在时钟CK的下跳沿锁存。它的这种结构消除了数据总线的turn-around的必要,延迟更小。在ALTERA的高端FPGA中,可以利用一些底层IP,如DQDQS,DLL,PLL来实现一个低延迟的QDR2RAM读写控制器,因为其结构简单,读延迟很小,可以满足客户在一些数据通信产品方 发表于:2012/8/13 Nuance发布了面向移动客户服务应用的虚拟助手Nina Nuance通讯公司 (NASDAQ: NUAN) 日前宣布,推出针对移动客户服务应用的虚拟助手Nina。企业可借助Nina为其现有的iOS和安卓移动应用快速添加基于语音技术的虚拟助手功能,从而极大地提升客户自助服务体验。通过云端提供的Nuance 语音识别、语音合成 (TTS)、声纹验证、自然语言理解 (NLU) 技术,Nina不仅能理解说话内容,还可识别说话者的身份,为用户带来了互动的使用体验。 发表于:2012/8/10 高精度电压频率转换器芯片设计 本文设计的电压频率转换器由输入级、带隙偏置电路和多谐振荡器组成,电路具有良好的线性度、动态范围和低的温度漂移。 发表于:2012/8/10 单片机与A/D转换器的接口设计 介绍采用AT89C51单片机与MAX195 A/D转换器实现高精度数据采集的方法,分析其硬件接口及软件编程技巧,并给出相应的电路及程序代码。 发表于:2012/8/10 数/模转换器与数字电位器的选择 DAC和数字电位器存在一些明显区别,最明显的差异是DAC通常包括一个输出放大器/缓冲器,而数字电位器却没有。大部分数字电位器需要借助外部缓冲器驱动低阻负载。有些应用中,用户可以轻易地在DAC和数字电位器之间做出选择;而有些应用中两者都能满足需求。本文对DAC和数字电位器进行了比较,便于用户做出最恰当的选择。 发表于:2012/8/10 采用D/A转换器实现可编程放大器的设计 依据电子技术理论,采用模/数相结合的设计方法,设计讨论了一种增益可调的编程放大器的实现方法,并对其进行了理论分析,给出了实际应用电路。 发表于:2012/8/10 Δ-Σ 转换器信噪比有何不同之处 当我还是孩子的时候,父母给我买了一个直径为 1 英寸的闭壳龟。我为此兴奋不已!为了保护这个海龟,我准备把它放到我的货车上。车上有个狭槽可以插入方形、三角形和圆形的销子。 发表于:2012/8/10 AD7890型串行数/模转换器与51系列单片机的接口设计 串行数/模转换可以简化数据采集系统的硬件,在特殊应用条件下有一定的优势。介绍AD7890型串行数/模转换器的基本结构和工作原理,给出与51系列单片机的接口电路应用实例、硬件原理及C51驱动软件。 发表于:2012/8/10 <…4527452845294530453145324533453445354536…>