《电子技术应用》
您所在的位置:首页 > 可编程逻辑 > 设计应用 > 基于FPGA的数字信道化接收机的研究及实现
基于FPGA的数字信道化接收机的研究及实现
辛渊博,侯宏
摘要: 数字接收机设计,一般要具有宽带频率覆盖、高的灵敏度和动态范围、可以检测同时到达信号,以及高的测频精度和频率分辨率等性能要求。通常的电子战侦察接收机,同时多信号处理能力比较弱,同一时刻只能处理一个信号,这已不能适应日益复杂的电磁环境下的信息化战场需求。本文根据侦察接收机设计中所面临的问题,提出一种基于多相滤波器组的数字信道化测频接收机的设计方法,并进行了深入的理论分析,用大量计算机仿真实验验证所设计的接收机的性能。
Abstract:
Key words :

摘  要:数字接收机[1]设计,一般要具有宽带频率覆盖、高的灵敏度和动态范围、可以检测同时到达信号,以及高的测频精度和频率分辨率等性能要求。通常的电子战侦察接收机,同时多信号处理能力比较弱,同一时刻只能处理一个信号,这已不能适应日益复杂的电磁环境下的信息化战场需求。本文根据侦察接收机设计中所面临的问题,提出一种基于多相滤波器组的数字信道化测频接收机的设计方法,并进行了深入的理论分析,用大量计算机仿真实验验证所设计的接收机的性能。 

 

关键词:数字信道化  数字下变频  多相滤波  软件无线电

 

 

基于FPGA的数字信道化接收机的研究及实现-西北工业大学-辛渊博.pdf

此内容为AET网站原创,未经授权禁止转载。