《电子技术应用》
您所在的位置:首页 > 模拟设计 > 业界动态 > 基于功耗限制的CMOS低噪声放大器最优化设计

基于功耗限制的CMOS低噪声放大器最优化设计

2007-12-21
作者:徐 跃

摘 要:分析了进行功耗限制" title="功耗限制">功耗限制条件下怎样得到低噪声放大器的最优噪声,并就阻抗匹配" title="阻抗匹配">阻抗匹配及小信号电压增益进行了详细讨论。介绍了采用0.25um CMOS工艺设计的工作在2.4GHz频率下的全集成低噪声放大器。模拟结果表明,在2.4GHz工作频率下,低噪声放大器的功耗为16mW,正向增益S21可达15dB,反射参数S11、S22分别小于-23dB和-20dB,噪声系数" title="噪声系数">噪声系数NF为2.7dB,三阶互调点IIP3为-0.5dB。
关键词:低噪声放大器  功耗限制  噪声系数  阻抗匹配

 

 

基于功耗限制的CMOS低噪声放大器最优化设计" title="优化设计">优化设计.pdf

 

                              《电子技术应用》2007年第2期

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。