《电子技术应用》
您所在的位置:首页 > 嵌入式技术 > 业界动态 > 台积电靠什么让摩尔定律再“活”三十年?

台积电靠什么让摩尔定律再“活”三十年?

2019-09-19
关键词: 台积电 摩尔定律

  如果您认为英特尔是推动并维持摩尔定律的最大贡献者,那您可能还没有听说过Philip Wong对这个问题的观点。Wong是台积电的研发副总裁,最近在Hot Chips会议上做了一个演讲。他说,摩尔定律不仅现在还在奏效,而且,如果有了正确的技术诀窍,在未来三十年它将继续适用。

  “摩尔定律并没有死,”他告诉Hot Chips的参会者。“它没有慢慢走向死亡,而且现在还很管用。”

  Wrong表示,维持摩尔定律的关键是不断提高器件的密度。他承认,随着Dennard缩放定律的死亡,时钟速度已经达到了稳定水平,但是晶体管的密度将继续提高芯片的性能和能效。

640.webp (4).jpg

  最终,采用什么样的方式实现更高的密度并不重要。根据Wong的介绍,只要半导体公司能够在更小的空间内集成更多的晶体管并提高能效,摩尔定律就可以延续。在短期内来看,可能需要通过传统方式实现这一点,即改进CMOS工艺技术,从而制造出具有较小栅极长度的晶体管。

  台积电目前正在蚀刻7纳米的晶体管,正在前往下一站-5纳米。Wong表示,5纳米节点的设计生态系统已经准备就绪,台积电已经开始了风险生产。也就是说,工艺节点和设计工具都已经完成了,并且正在试生产晶圆。在上一次财报电话会议上,台积电表示,计划将在2020年上半年开始量产5纳米芯片。而且,根据台积电的产品线技术路线,接下来还会有3纳米节点。

  但是,所有这些技术都是用来构建平面芯片的,这种方法最终将走到终点。“如果你继续二维缩放,我们的晶体管最终只包含几百个原子,最后将被原子这种基本粒子拦住前行的道路。”他解释道。

  但是,平面制造工艺的终点并不意味着密度提升的终结。他指出,即使在Dennard缩放定律死亡后,半导体制造领域依然有很多创新,使晶体管密度保持着上升走势。特别是,在采用了应变硅和高K金属栅极技术之后,以及引入了3D结构的FinFET之后。现在,业界正在探索一种被称为DTCO(设计和工艺协同优化)技术,来推动7纳米以下晶体管的发展。

  推动所有这些创新的原动力都来自于需要为那些需要更快、更节能的硬件的应用开发出新的计算平台。计算平台的演变已经走过了将近半个世纪的历史,从上个世纪70年代的小型计算机,到80年代的个人电脑,到90年代的互联网,再到现在的移动计算。每一个计算平台都对晶体管密度提出了更高的要求,这些要求都需要半导体制造工艺技术的进步来实现。Wong认为,下一个重大动力来自于人工智能和5G。

640.webp (3).jpg

  那么,为了保持摩尔定律的延续,需要进行哪些方面的创新呢?

  短期内,在2.5结构上使用小芯片构建多芯片封装将提高整体计算和存储密度,尽管芯片本身并没有变得更密集。Wong表示,和单个小芯片的工艺节点技术相比,更重要的是将这些小芯片集成在同一个封装中的技术。

  现在,台积电有自己的2.5D封装技术-晶圆级封装技术(CoWoS),英特尔的竞争性封装技术是嵌入式多芯片互联桥(EMIB)。CoWoS技术在硅片中介层上放置小芯片和合适的存储器件,并使用硅通孔(TSV)连接它们,从而构建起多芯片封装。其中,最值得一提的是英伟达的Tesla V100 GPU加速器,它采用CoWoS技术将GV100 GPU与高带宽内存(HBM)模块封装在了一起。此外,英特尔、AMD和赛灵思即将推出的器件将实现更高级别的集成,更多数量的小芯片。

  但是,2.5D结构实现的密度提升已经没有多少空间了。更好的密度提升方案需要真正的3D封装技术。Wong说,现在最好的技术选项是N3XT,这是一种基于新型纳米材料的3D单片设计,可以在较细的粒度上将内存和逻辑器件集成在一起。N3XT是纳米工程计算系统技术的代表,学术界早在2015年就开始了对它的研究,但是现在,有了台积电这样的巨头的介入,它无疑将具有很大的商业化机会。

  Wong放了一张幻灯片,显示了一个N3XT芯片的样子。它由多层高能效逻辑器件(黄色)、高速内存(红色)和大容量非易失性存储器(绿色)组成,各类器件以交错的方式堆叠在一起。所有这些都位于传统的硅逻辑硅片(紫色)之上。

640.webp (2).jpg

  这个技术的关键是将所有这些不同的组件与一种被称为ILV的东西连接起来,ILV是层间通孔(Inter-Layer-Via)的缩写。它和微米级的TSV不同,ILV可以在纳米级的尺寸上形成。这是N3XT技术中非常重要的一部分,但是Wong没有给出太多说明。显然,ILV是台积电一直在研究的技术,并且申请了很多专利。

  在这些3D封装中,交错式的存储器和逻辑组件很重要,因为交错方式减少了这些组件之间的距离,这就有可能实现5G和人工智能等应用需要的高带宽、低延迟通信。对于CMOS工艺来说,存储器和逻辑组件不可能交错放置,因为逻辑组件需要大约1000摄氏度才能进行蚀刻,这将破坏掉相邻的组件。为了交错,你需要一种可以在400摄氏度下操作的材料。

  正巧的是,过去几年中研究的一些新材料似乎比较适合在相对较低的温度下进行高性能晶体管额制造。和目前广泛用于半导体器件的块状硅基材料不同,这些新材料是一些过渡金属二硫化物(TMD),基于钼、钨和硒等元素。

  TMD材料还有很高的载流子迁移率,即电子能够轻松地通过它们流动,但是流动管道比较薄。如果您正在构建2纳米或3纳米以下的晶体管,TMD材料的这些属性正是您想要的。Wong表示,台积电已经在实验室内使用二硫化钨制造了实验性质的TMD晶圆。

  另外一种新型纳米材料是碳纳米管。Wong表示,台积电已经制造出了具有良好半导体性能的实验版晶圆。实际上,业界已经推出了基于碳纳米管的逻辑器件和SRAM器件原型,包括麻省理工学院研究人员最近实现的RISC-V器件。

  在存储器方面,Wong表示最有可能进行3D集成的是自旋扭矩MRAM(SST-MRAM)、相变存储器(PCM)、电阻RAM(ReRAM)、导电桥RAM(CBRAM)和铁电RAM(FeRAM)。这些新型存储器都具有RAM的关键属性,还能实现非易失性,而且在写入之前不需要擦除。其中一些已经商业化,包括Everspin的MRAM、三星的嵌入式MRAM、Crossbar的ReRAM和英特尔的3D XPoint(大多数人认为它是PCM的一种变体)。

640.webp (1).jpg

  研究人员已经仿真了N3XT器件的性能,并使用各种机器学习推理基准测试,把它们和在逻辑和存储容量配置方面相似的传统平面型芯片进行了比较。研究结果表明,和2D竞争者相比,N3XT器件的效率提升幅度在63倍到1971倍之间。

640.webp.jpg

  所有这些听起来都很鼓舞人心,但是Wong没有详细说明这些技术如何在未来三十年内维持摩尔定律的提升速度。比如,对于晶体管密度,切换到新的纳米材料上肯定会比2D器件有一次大幅度的提升,但是最终您也会遇到原子极限。

  从理论上来说,如果每隔18个月将3D器件的堆叠高度翻倍,类比地产商盖房子的角度,至少也可以实现密度的提升。但是,对于移动设备和其它嵌入式设备而言,这样形成的器件将变得非常笨重,即使对于对尺寸没有太大要求的数据中心计算机,这样迭代七代或者八代后,也能达到12英尺的高度。

  为了让摩尔定律继续工作几十年,必须同时开发其它创新性的技术,Wong并没有在其演讲中提到要进行哪些创新,以使得密度提升速度符合摩尔定律。但是,对于台积电这样的芯片制造商,它们的研究人员肯定会源源不断地进行创新,开发各种备选技术。在新的、更苛刻的应用的推动下,这些技术的商业化进程便会加快。回望历史,展望未来,这些新应用肯定会出现在不久的地平线。


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。