《电子技术应用》
您所在的位置:首页 > 通信与网络 > 业界动态 > 宏力半导体采用Cadence Virtuoso 6.1 PDK开发系统

宏力半导体采用Cadence Virtuoso 6.1 PDK开发系统

顶尖晶圆厂高效开发与测试工艺设计工具包 用于模拟、混合信号、RF与定制IC设计
2008-10-29
作者:Cadence设计系统公司
 

全球电子设计创新领先企业Cadence设计系统公司 (纳斯达克: CDNS)今天宣布,中国领先的面向量产型消费电子应用的模拟与混合信号" title="混合信号">混合信号半导体产品晶圆厂——宏力" title="宏力">宏力半导体制造" title="半导体制造">半导体制造有限公司(Grace Semiconductor Manufacturing Corporation),已经采用Cadence Virtuoso 6.1技术,用于开发与测试工艺设计工具包(PDK)。Cadence Virtuoso 6.1PDK自动化系统”简称为PAS,它有助于PDK的高效创建;而“PDK测试系统”简称STEP,有助于PDK的质量保证。使用PASSTEP宏力半导体" title="宏力半导体">宏力半导体已经开发并验证了它的0.18微米混合信号,RF PDK,目前已经面向其全球客户推出。 

 

“我们的全新0.18微米混合信号,RF PDK让我们在亚洲、欧洲和北美的客户能够为计算机、无线与通信领域设计创新产品,然后在宏力半导体制造,”宏力技术开发部执行副总裁Thomas Neyer博士说,“通过与Cadence合作,并使用Virtuoso 6.1中的PASSTEP技术,我们已经提高了在提供高质量" title="高质量">高质量PDK方面的领先地位,支持定制的模拟、混合信号与RF流程。” 

 

PASSTEP技术用于创建与测试PDK,对应Cadence Virtuoso定制IC设计平台,包括IC 6.1Virtuoso与“模拟混合信号方法学锦囊”。PAS包含一个独特的图形技术编辑器、验证运行设置生成器、PCell生成器与DFII库生成器。这种独特技术大幅减少了PDK开发时间与维护成本,它可以在同一文档中获取并维护PDK相关数据,并从单一的来源中生成设计规则、PCellDFII库。 

 

“由于混合信号设计越来越复杂,高质量PDK对于提高设计师效率、降低风险与缩短上市时间至关重要。我们很高兴地看到,通过我们的努力合作,宏力已经走上了快速PDK开发的道路,”Cadence亚太总裁、全球副总裁居龙先生(Lung Chu)说,“我们的共同客户将会从高质量、功能全面的PDK中获益,宏力现在已经可以实现更低的总成本。”  

 

关于Cadence  

Cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。2007年,Cadence公司全球收入约16亿美元,现拥有员工约5,100名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。 

 

关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com.cn. 

 

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。