头条 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新资讯 Altera发布Quartus Prime Pro设计软件 Altera,现在已属英特尔公司,今天发布新的产品版Quartus® Prime Pro设计软件,进一步提高了FPGA设计性能和设计团队的效率。Quartus Prime Pro软件设计用于支持英特尔下一代高度集成的大容量FPGA,这将推动云计算、数据中心、物联网及其连网等领域的创新。内置在最新版软件中的功能前所未有的缩短了编译时间,提供通用设计输入方法,简化了知识产权(IP)的集成,从而加速了大规模FPGA设计流程。 发表于:5/13/2016 赛普拉斯全新可编程振荡器系列 赛普拉斯半导体公司(纳斯达克股票交易代码:CY)今日推出一款全新高性能可编程振荡器系列,可为嵌入式系统提供业界最佳的抖动性能和广泛的输出频率。CY294X可编程振荡器的性能高于40/100GbE、SyncE、IEEE 1588等高速接口标准苛刻的参考时钟要求,是交换机、路由器、无线基站、光纤入户(FTTH)集线器以及任何需要高性能时钟的网络应用的理想选择。 发表于:5/13/2016 莱迪思半导体针对工业市场提供增强的视频桥接解决方案 莱迪思半导体公司(NASDAQ: LSCC),客制化智能互连解决方案市场的领先供应商,今日宣布针对工业市场推出19款HDMI®产品。HDMI发送器、接收器、端口处理器和视频处理器套件保证了无缝的“即插即用”连接,超越了传统消费电子和移动应用。 发表于:5/13/2016 Sentral Group使用Mentor新一代Capital制造技术 Mentor Graphics公司(纳斯达克代码:MENT) 今天宣布,线束和特殊电缆的美国制造商 Sentral Group 通过部署 Mentor Capital® 套件中的生产制造模块,显著改进了线束生产制造设计流程。由此,从设计接收到车间都实现了大量自动化和连续数据流,进而压缩周转时间、最大幅度减少错误并降低工程成本。 发表于:5/13/2016 是德科技为 IMS-SIP 网络仿真器软件添加增强型语音服务编解码器 是德科技公司(NYSE:KEYS)日前宣布为 Keysight E6966B IMS-SIP 网络仿真器软件添加新的 3GPP 增强型语音服务(EVS)编解码器。此外,是德科技还在其 LTE/LTE-A 测试应用软件中添加更多的 IMS/VoLTE 控制功能,从而使运行该应用软件的 UXM 无线测试仪功能进一步增强。 发表于:5/11/2016 慧锐Customer Engagement Optimization解决方案 慧锐系统有限公司(Verint® Systems Inc.,纳斯达克股票代码:VRNT)日前宣布,全球知名集装箱航运公司部署了Verint企业人力资源管理软件解决方案,该方案包括桌面流程分析及绩效管理。该企业将在其处理流程工作的全球服务中心应用这些技术,以推动企业后台办公运营取得卓越成果。 发表于:5/10/2016 改进的时钟偏斜误差校正方法的FPGA实现 利用改进的完美重构方法对多A/D采样系统的时钟偏斜误差校正方法进行了FPGA实现。采用自顶向下和模块化的设计方法,实现了多路采样数据的相位同步模块、数据位置映射模块、并行多相滤波器组模块以及多路数据合成模块。对完美重构方法中的滤波器组运用多相分解技术将其化为并行结构滤波器组,对输出数据采用流水线结构加法器组进行处理,降低了系统运算延迟,提高了系统的实时性。在MATLAB和ModelSim中进行仿真,结果表明了该实现的正确性和有效性。 发表于:5/10/2016 免费软件工具让用户通过STM8微控制器开发微型智能设备 横跨多重电子应用领域、全球领先的半导体供应商意法半导体 (STMicroelectronics,简称ST;纽约证券交易所代码:STM)进一步扩大其深受市场欢迎的STM8微控制器的选择范围,支持智能装置设计人员选用STM8微控制器开发方便现代工作生活的经济型计算任务。 发表于:5/10/2016 基于端系统应用的分组I/O加速技术 在网络系统中,优化端系统的数据路径能够使数据在网络接口和应用程序之间快速移动。因此,研究基于端系统应用的分组I/O加速技术,对分组I/O的发送和接收路径分别优化,有助于提高数据移动效率,减少CPU停滞,实现内存并行处理。本文提出分组I/O接收端流亲和技术, 分组I/O发送端链式发送技术。基于通用多核处理器和FPGA搭建端系统实验环境,并对分组I/O加速后的端系统进行性能测试,实验结果表明,采用分组I/O加速技术的端系统,能够使报文收发性能提升2.14倍。 发表于:5/9/2016 怎样自制最经济简单的FPGA开发板 怎样自制最经济简单的FPGA开发板--看到的好东西 FPGA 和单片机近期的技术发展,给设计人员提供了极其开阔的舞台.先说FPGA,现在最简单的开发系统是: 发表于:5/9/2016 «…165166167168169170171172173174…»