头条 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新资讯 安富利电子元件X-fest 2012圆满结束,出席人数打破记录 为期六个月、在20多个城市举办的安富利X-Fest 系列技术研讨会已经圆满结束– 参与培训的全球工程师超过5000人。本年度的X-Fest活动由安富利旗下安富利电子元件携手赛灵思(NASDAQ: XLNX) 公司主办,不仅出席人数打破记录,也帮助全球工程师们进一步熟悉国赛灵思公司的7系列完全可编程(All Programmable) FPGA(现场可编程门阵列)和完全可编程系统级芯片(SoC)。想了解X-fest 2012各场活动的盛况和影响,请在数据图表中下载。 发表于:11/6/2012 Altera宣布业界首款支持FPGA的OpenCL工具——进一步加速了FPGA在异构系统中的应用 Altera公司(Nasdaq: ALTR) 今天宣布,提供FPGA业界的第一款用于OpenCL™ 的软件开发套件(SDK) (开放计算语言) 的软件开发套件,它结合了FPGA强大的并行体系结构以及OpenCL并行编程模型。利用这一SDK,熟悉C语言的系统开发人员和编程人员能够迅速方便的在高级语言环境中开发高性能、高功效、基于FPGA的应用。Altera面向OpenCL的SDK使得FPGA能够与主处理器协同工作,加速并行计算,而功耗远远小于硬件方案。Altera将在SuperComputing 2012 430号展位演示面向FPGA的OpenCL的性能和效能优势。 发表于:11/6/2012 一种新的SRAM工艺FPGA的保护方法 针对SRAM工艺FPGA应用中的安全问题,提出了一种采用双重认证(身份认证和产权认证)的保护方法。不仅能够使得非法者无法使用FPGA,而且有效防止IP核被盗用。在FPGA外部添加安全芯片,负责完成身份认证,确认使用者的合法性;在IP核内添加保护模块,与安全芯片交互完成产权认证,确认IP核的合法性。详细介绍了双重认证方法的思想、原理和实现过程,并进行了安全性分析。 发表于:11/5/2012 基于Verilog HDL的FIR数字滤波器设计与仿真 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点;结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog 硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusII的集成开发环境下编写HDL代码,进行综合;利用QuartusII内部的仿真器对设计做脉冲响应仿真和验证。 发表于:11/5/2012 ADAS:市场发展趋势和新兴技 从上世纪50年代早期的电动车窗到当今最新的汽车驾驶系统,豪华汽车所具有的高端特性随着时间的推移最终都应用到中端和经济型汽车上,成为必备的电子和电气系统。最近新出现的高级辅助驾驶系统(ADAS)技术也不例外。作为一个例子,欧洲的福特福克斯汽车现在具备了自适应巡航控制(ACC)、自动刹车和主动式车道保持等功能——所有这些特性以前都专属于豪华汽车。即使是经济型起亚汽车也安装了后视摄像机。但是,随着ADAS技术应用到价格相对便宜的车辆上,这带来了一个两难的问题:需要以非常低的价格实现大量的计算资源。 发表于:11/5/2012 基于TSl01型DSP链路口的多通道高精度数据采集电路设计 介绍一种基于数字信号处理器(DSP)TSl01链路口的多通道高精度数据采集电路的设计方法,详细阐述利用多个ADS8361型A/D转换器进行数据采集,并经TSl01链路口传输数据的FPGA和DSP设计实现,讨论如何提高A/D转换精度的问题。 发表于:11/2/2012 μC/GUI在NiosII上的移植设计研究 为了使便携式心电监护仪实现友好的人机交互和更加方便的显示,这里提出一种GUI界面系统设计,就是在基于NiosⅡ处理器的嵌入式平台上实现μC/GUI的移植,使之实现系统功能。 发表于:11/2/2012 基于电力电子应用平台DSP通用板的设计 随着电力电子市场需求与日俱增, 为了缩短电力电子硬件设计的开发时间,本文设计开发了DSP56F803通用板作为各种电力电子应用的硬件开发平台。 发表于:11/1/2012 VHDL设计的微型打印机控制器技术 设计的微型打印机的控制器已经系统调试,该控制器具有较强的移植性,打印机的输入数据是系统存储器数据,稍加改动就可实现实时数据的打印功能,能够使用在任意一个由FPGA构成的系统中使用,具有良好的应用前景。硬件电路以FPGA为中心,实现存储器的接口电路设计,以及对打印机的并口接口电路设计。该系统设计采用Flash存储器,它是一种可擦除、非易失性存储器,可实现数据的存储功能,便于数据传输。图4为Flash存储器的部分电路连接图。 发表于:11/1/2012 Altera推出Serial RapidIO IP内核,保证下一代通信基础设施的互操作性 Altera公司 (NASDAQ: ALTR)今天宣布,开始提供新的Serial RapidIO® Gen2 MegaCore®功能知识产权(IP),满足全球通信基础设施系统日益增长的带宽需求。该IP新解决方案成功实现了所有硬件与最新Integrated Device Technology (IDT®)RapidIO芯片的互操作性,并支持28 nm Altera Stratix® V FPGA,每通路工作速率高达6.25 Gbaud。通过提前验证互操作性,Altera和IDT支持客户采用RapidIO减少接口调试时间,而将重点放在系统设计的核心功能上。 发表于:11/1/2012 «…252253254255256257258259260261…»