• 首页
  • 新闻
    业界动态
    新品快递
    高端访谈
    AET原创
    市场分析
    图说新闻
    会展
    专题
    期刊动态
  • 设计资源
    设计应用
    解决方案
    电路图
    技术专栏
    资源下载
    PCB技术中心
    在线工具库
  • 技术频道
    模拟设计
    嵌入式技术
    电源技术
    可编程逻辑
    测试测量
    通信与网络
  • 行业频道
    工业自动化
    物联网
    通信网络
    5G
    数据中心
    信息安全
    汽车电子
  • 大学堂
  • 期刊
  • 文献检索
期刊投稿
登录 注册

嵌入式设计中的RFID:你该如何行动?

嵌入式设计中的RFID:你该如何行动?[模拟设计][其他]

借助内置RFID阅读器,嵌入式系统就能与带标签的物品交换数据,来创造与环境合拍的一类新应用。

发表于:2012/7/3 下午7:12:52

双频手机移动支付解决方案

双频手机移动支付解决方案[模拟设计][其他]

金融应用场景是以银联认证的SIM卡内支付应用为主体,与银联或银行POS机具配合实现金融支付功能。主要包括PBOC/qPBOC借贷记应用、PBOC电子钱包/存折应用、电子现金应用等。

发表于:2012/7/3 下午7:11:30

伊顿大功率绿色UPS为中国民航事业保驾护航

伊顿大功率绿色UPS为中国民航事业保驾护航[电源技术][其他]

在杭州萧山国际机场T3航站楼数据中心建设项目中,伊顿公司凭借其产品的军用级可靠性、卓越的电气性能、一体化的解决方案和完善的售后服务赢得了中航专家组的一致好评,成功获得该项目采购订单

发表于:2012/7/3 下午7:00:59

理解并降低dc/dc开关式转换器的接地噪声

理解并降低dc/dc开关式转换器的接地噪声[电源技术][其他]

随着这类设计复杂性的增加以及应用的密集使用,物理电路的实现已开始在系统的电气完整性中扮演一个重要的角色。为解决这些问题,你需要了解如何减少两类主要的地噪声源。

发表于:2012/7/3 下午6:57:53

为轻载工作而设计的非同步降压稳压器

为轻载工作而设计的非同步降压稳压器[电源技术][其他]

设计人员应当在所有负载条件下,对开关电源设计进行审慎评估。考虑的因素包括过温。高温将产生漏电流更大的环境。流入升压引脚的电流温度系数未知,因此,设计人员也需要检查低温条件。

发表于:2012/7/3 下午6:57:00

一种新型智能电子消毒鞋柜的设计与实现

一种新型智能电子消毒鞋柜的设计与实现[嵌入式技术][其他]

介绍一种新型的消毒智能鞋柜,在采用单片机控制的同时,在杀菌理念上颠覆了传统的臭氧消毒的模式。利用光触媒与紫外线双重杀菌,杀菌消毒理念先进,较传统的臭氧消毒更具环保优势,同时PTC热风循环,使用更安全,再配合生物分解酶除臭,使消毒更彻底。这种技术能够胜任任何材料的消毒鞋柜,特别是板式材料为主的家具生产领域更具有优势。

发表于:2012/7/3 下午4:16:33

ARM嵌入式汽车节能控制系统的设计

ARM嵌入式汽车节能控制系统的设计[嵌入式技术][其他]

由于各种原因,公交车总是不断重复加速-减速或停车-再加速的过程。通过加装本节能装置,当汽车需要制动时,在主控单元的控制下,可将汽车行驶时具有的巨大动能通过空气压缩机转化成高压气体的势能并储存起来,从而实现汽车减速或停车。当汽车需要启动或加速时,用储存起来的高压气体势能代替燃油来驱动汽车,从而实现汽车能量的回收再利用,达到节能的效果。同时由于汽车在起动或加速时能耗最大,如果汽车是用燃油驱动,则此时油料燃烧不充分,燃烧效果最差,而且产生的噪音最大。

发表于:2012/7/3 下午4:15:38

基于ARM嵌入式IPCamera的设计与实现

基于ARM嵌入式IPCamera的设计与实现[嵌入式技术][其他]

如何设计一款能够通过网络实现远程拍照和浏览照片的IPCamera?本文通过采用ARM9和USB摄像头实现IPCamera。IPCamera使用S3C2410、AX88796等元件来组成硬件平台,再将Linux系统移植到硬件平台上,然后设计好相应的驱动程序和应用程序,最后将软件下载到硬件平台。

发表于:2012/7/3 下午4:14:03

基于ARM9的嵌入式Linux地震数据采集系统

基于ARM9的嵌入式Linux地震数据采集系统[嵌入式技术][其他]

基于ARM9的嵌入式LINUX地震数据采集系统设计,本文简要地介绍了微处理器AT91RM9200和嵌入式LINUX操作系统,同时讨论了地震数据采集系统的硬件设计以及相应的软件设计方法。

发表于:2012/7/3 下午4:11:50

用Synplify Premier加快FPGA设计时序收敛

用Synplify Premier加快FPGA设计时序收敛[可编程逻辑][其他]

传统的综合技术越来越不能满足当今采用 90 纳米及以下工艺节点实现的非常大且复杂的 FPGA 设计的需求了。问题是传统的 FPGA 综合引擎是基于源自 ASIC 的方法,如底层规划、区域内优化 (IPO,In-place Optimization) 以及具有物理意识的综合 (physically-aware synthesis) 等。然而,这些从 ASIC 得来的综合算法并不适用于 FPGA 的常规架构和预定义的布线资源。

发表于:2012/7/3 下午4:07:38

  • <
  • …
  • 1366
  • 1367
  • 1368
  • 1369
  • 1370
  • 1371
  • 1372
  • 1373
  • 1374
  • 1375
  • …
  • >

活动

MORE
  • “汽车电子·2026年度金芯奖”网络投票通道正式开启!
  • “2026中国强芯评选”正式开始征集!
  • 《集成电路应用》杂志征稿启事
  • 【热门活动】2025年基础电子测试测量方案培训
  • 【技术沙龙】可信数据空间构建“安全合规的数据高速公路”

高层说

MORE
  • 2026年,AI将给设计工程软件带来哪些变革?
    2026年,AI将给设计工程软件带来哪些变革?
  • 锚定“十五五”新蓝图筑牢时空信息“中国芯”
    锚定“十五五”新蓝图筑牢时空信息“中国芯”
  • 边缘人工智能机遇将于2026年成为现实
    边缘人工智能机遇将于2026年成为现实
  • 【回顾与展望】英飞凌:半导体与AI双向赋能
    【回顾与展望】英飞凌:半导体与AI双向赋能
  • 【回顾与展望】Microchip:AI为计算能力和连接性带来重大挑战
    【回顾与展望】Microchip:AI为计算能力和连接性带来重大挑战
  • 网站相关
  • 关于我们
  • 联系我们
  • 投稿须知
  • 广告及服务
  • 内容许可
  • 广告服务
  • 杂志订阅
  • 会员与积分
  • 积分商城
  • 会员等级
  • 会员积分
  • VIP会员
  • 关注我们

Copyright © 2005-2024 华北计算机系统工程研究所版权所有 京ICP备10017138号-2