设计应用 基于隶属度的软件可靠性综合预测方法[嵌入式技术][其他] 将多模型综合的思想和“变点”思想相结合,给出了一种简单有效且具有普适性的软件可靠性预测方法——基于模糊隶属度的软件可靠性多模型综合预测方法。首先阐述了多模型综合预测问题的一般描述,并介绍了模型评价准则,然后给出了单个模型权重的确定方法和该方法的一般步骤,最后用实际数据验证了方法的有效性及普适性。 发表于:11/15/2011 3:54:52 PM 一种基于有色Petri网的安全协议分析方法研究[通信与网络][其他] 利用有色Petri网建模工具CPN tools中的查询函数对安全属性进行描述,搭建一个能够覆盖大部分安全性质的CPN查询函数库,提出一种基于CPN的通用和规范的安全协议形式化分析语言,该语言可以像用面向对象编程语言编程一样对安全协议进行建模。 发表于:11/15/2011 3:44:55 PM 基于脉冲计数法的多量程电阻电容测试仪的设计[图][模拟设计][其他] 文章介绍了一种电阻电容测试仪的设计方法,该系统以STC89C52单片机为核心,由键盘、液晶显示器、555等器件组成。单片机测量电阻和电容所对应振荡电路所产生的频率值来实现对电阻值和电容值的测量。系统测试结果在液晶上显示,用户可以通过键盘选择不同的量程,当所测电阻值或电容值超出量程时,系统会自动报警。另外,系统具有记忆功能,方便用户记录和查询测试数据。 发表于:11/15/2011 12:06:23 PM 基于DDS跳频信号源的设计与实现[图][模拟设计][其他] 数字频率合成(DDS)结构简单、易于控制,产生的跳频信号具有很高的频率分辨率和频率转换速度。文章通过对DDS原理的分析,在FPGA平台下对基于DDS的跳频信号源进行设计,并通过优化参数设置,进一步提高跳频信号源的整体性能。 发表于:11/15/2011 12:05:39 PM 微处理器控制输入电压、SMBus智能电池充电器的实施[电源技术][其他] 本文将介绍如何利用一颗微处理器来控制一个宽输入电压DC/DC控制器的功率级板。这种解决方案可支持高达55V的输入电压;5V到51V范围的电池充电电压;以及在大多数情况下高达10A的输出电流。本文中所讨论的硬件和软件均由TI应用工作人员开发,并经过他们的测试,目的是让客户能够快速地进行解决方案原型机制造。 发表于:11/15/2011 11:39:44 AM 基于STWD100xPWTD嵌入式系统抗EMC技术[电源技术][其他] 嵌入式系统EMC(Electro Magnetic Compatibility)即嵌入式系统电磁兼容性,指嵌入式系统在复杂电磁环境中抵抗其他系统所产生的电磁干扰同时本身产生的电磁干扰又不影响其他系统正常工作。EMC包括EMI(Electro Magnetic interference)和EMS(Electro Magnetic Susceptibility)分别表示嵌入式系统本身产生电磁干扰和嵌入式系统抗电磁干扰的能力。一般要求尽量减小系统工作时本身产生的电磁干扰,加强系统抵抗电磁干扰的能力。例如高频谐波干扰,这是目前嵌入式系统工作不定的最大潜在因素。怎样减小嵌入式系统干扰增强其抗干扰性能,尽可能地提高嵌入式系统工作的稳定性和可靠性成为电子工程师们的一大技术难题。 发表于:11/15/2011 11:14:00 AM 基于STWD100xP WTD嵌入式系统抗EMC技术[可编程逻辑][其他] 基于STWD100xPWTD嵌入式系统抗EMC技术,摘要:随着嵌入式技术的发展,嵌入式系统对系统稳定性、可靠性、抗干扰性等要求逐渐增高。在此详细分析嵌入式系统EMC产生的原因和途径,在不增加CPU额外开销情况下,采用了意法半导体公司硬件看门狗集成电路STWD100, 发表于:11/15/2011 9:09:33 AM MCU+DSP双处理器的嵌入式平台构建[嵌入式技术][其他] 以MCF5272型和ADSP-BF527型数字信号处理器构建一种MCU+DSP双处理器的嵌入式平台,详细论述DSP通过主机DMA端口(Host DMA Port,简称HOSTDP)实现主机引导加载程序以及DSP与主机的通信。 发表于:11/15/2011 9:03:02 AM 基于EDA层次化设计方法的出租车计费器设计[可编程逻辑][其他] :出租车计费器一般采用以单片机为核心的设计方法,设计不够灵活方便。为此,在此介绍了采用EDA技术的层次化设计方法设计出租车计费器的方法。即用VHDL编写各个功能模块,实现低层设计;用原理图输入方式描述各模块间的关系,实现顶层设计。采用FPGA可编程逻辑器件为系统控制单元,无需添加外围电路,更新功能仅需修改软件。实验表明,该设计方法简单快捷,所设计的系统性能可靠。应用该方法设计的数字电子系统具有很强的灵活性。 发表于:11/15/2011 8:08:03 AM 基于FPGA的卷积码编译码器[可编程逻辑][其他] 摘要:基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器。其中译码器设计采用“截尾”的Vite-rbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与 发表于:11/15/2011 8:00:00 AM «…2044204520462047204820492050205120522053…»