如何更好地挑战电源0.1W待机功耗需求[电源技术][其他]

随着全球气候日益变暖,节能减排已排在各国政府工作重中之重,特别是和日常生活息息相关的电子行业,更是被置于风口浪尖,在欧美市场,低待机功耗已经和安规,EMI一起成为电子产品销往这个市场的通行证,并且不断地要求降低待机功耗值,这一举措,意义深远。“高效率,低待机功耗”已成为广大电子产品开发工作者在产品开发中必须考虑的重要因素之一,做为电子产品的心脏,电源电路部分在这项高效低损的革命中,一次一次地被赋予最为关健的使命,特别是在电子产品进入待机状态后,其它部分电路都进入关闭或者休眠状态,电源电路在这个时候本身工作时所产生的损耗,在整个系统的损耗中占据很大的份额,其地位举足轻重,所以从最初国际能源组织的对电源待机功耗无要求,到后来的要求少于1W,再到现在的0.3W,步步为营,事实证明,要求电源待机功耗小于0.1W的时代即将来临。为了实现电源低待机功耗的要求,半导体厂商和电源工程师们从未停止过努力,半导体厂商不断的改进工艺,电源工程师不断的优化电源系统,但是努力之后,总会进入山穷水尽的境地,图1是一个电源的标准线路图,当我们使尽浑身解数后,发现整个电路中元器件不能再省,电路不能再优化时,我们还有其它新的办法吗?

发表于:1/13/2011 3:45:53 PM