头条 一种低功耗便携式宽带射频信号检测笔的设计 以便携性低功耗为出发点,创新性地首次提出了检测笔形态的便携式射频信号简易测试仪,以解决高寒、高空、高热或者高海拔地区等特殊环境下检修通信设备时,携带常规实验室测试设备存在不便操作、危险性较高、插电困难等难题,该检测笔一方面显著减轻了恶劣环境中携带复杂检测仪器的负担,另一方可以将节约出来的空间和精力携带其他重要的工作物件。经试验测试,该检测笔能实现对频率为1 GHz~23 GHz、功率范围在-45 dBm~+3 dBm的射频信号的有效检测,试验结果与理论设计一致,验证了该方法的可行性和高效性。 最新视频 【视频】C6-Integra™平台——外设及I/O接口概览 为了帮助开发人员降低开发成本,缩小尺寸,同时也降低设计难度,C6-integra™ DSP+ARM® 这一系列双核处理器高度集成了多种外设和I/O接口,本视频对C6-Integra 产品中的主要外设和I/O接口做了一个总体的介绍 发表于:2011/8/23 【视频】C6-Integra DSP+ARM处理器——OMAP-L138和C6748的安全特性 随着越来越多大公司的安全系统被攻破,嵌入式安全系统的保护工作变得既艰巨又迫切。本视频为你介绍嵌入式系统的系统安全,以及TI C6-Integra OMAP-L138 DSP+ARM和C6748 DSP这两款芯片所提供的安全特性。 发表于:2011/8/16 【视频】与RF器件接口 【视频】与RF器件接口 发表于:2011/8/16 【视频】使用PlanAhead设计保存——PlanAhead学习系列8 使用PlanAhead设计保存——PlanAhead学习系列8 发表于:2011/8/15 【视频】使用PlanAhead进行结果分析与底层规划——PlanAhead学习系列7 使用PlanAhead进行结果分析与底层规划 发表于:2011/8/15 【视频】使用多通道ADC的利弊 【视频】使用多通道ADC的利弊 发表于:2011/8/12 【视频】使用PlanAhead简化的IO管脚规划——PlanAhead学习系列6 PlanAhead 软件提供的特性可以帮助用户降低引脚分配的复杂度,利用一个能将 I/O 端口以全自动或半自动方式分配给物理封装引脚的环境。 发表于:2011/8/12 【视频】德州仪器:C6-Integra DSP+ARM平台——引领创新的机器视觉应用 机器视觉是计算机视觉在工业中的一个分支,它在工业中的主要用途是图像捕捉以及图像实时分析,主要应用于半导体工业和消费品质量检测行业,譬如视觉系统控制器、智能相机等。针对机器视觉系统体积小、低成本以及低功耗的要求,TI的C6-Integra C6A81x DSP+ARM 系列提供了完善的解决方案。 发表于:2011/8/9 【视频】使用PlanAhead进行网表分析与ChipScope内核插入——PlanAhead学习系列5 PlanAhead 拥有广泛的功能,能够帮助设计人员成功实现设计收敛。其中包括具有综合交叉探测功能的 GUI,能够帮助您进行设计分析、跟踪时序冲突以及 DRC 等问题,然后再将问题追根溯源到原理图、网表以及约束条件。使设计人员能够对 pblock 以及单元例程的位置约束等物理约束条件进行实验。此外,PlanAhead 还能够自动插入 ChipScope 调试内核,以更好地调试运行于器件之上的设计后实现比特流。 发表于:2011/8/8 【视频】使用PlanAhead进行RTL与IP的设计入门——PlanAhead学习系列4 PlanAhead 软件可为创建和验证 Verilog 或 VHDL 中的 RTL 设计提供综合而完整的平台,如能够贯穿内核生成器 (CORE Generator) 集成的整个过程使用 Xilinx IP 目录。PlanAhead 包含 RTL 技术视图,在其中可快速浏览 RTL 资源,进而充分了解原理图、资源以及功耗估算情况。通过集成 XST 实现对综合流程的管理。PlanAhead 与 ISE 仿真器相集成,能够对 HDL 代码与 IP 以及各种设计状态进行行为和功能验证。此外,PlanAhead 还能够自动插入 ChipScope 调试内核,以更好地调试运行于器件之上的设计后实现比特流。 发表于:2011/8/8 <…73747576777879808182…>