《电子技术应用》
您所在的位置:首页 > 可编程逻辑 > 业界动态 > Altera Cyclone V GT FPGA是业界第一款符合5 Gbps PCIe Gen2要求的低功耗FPGA

Altera Cyclone V GT FPGA是业界第一款符合5 Gbps PCIe Gen2要求的低功耗FPGA

业界唯一投产的低功耗28 nm FPGA,帮助开发人员降低了PCIe Gen2应用的系统总成本
2013-03-20
关键词: FPGA Cyclone V PCIe 2.0

 

    Altera公司 (NASDAQ: ALTR)今天宣布,其28 nm Cyclone® V GT FPGA全面通过了PCI Express® (PCIe®) 2.0规范的兼容性测试。Cyclone V GT FPGA目前已经投产,是业界第一款实现了5 Gbps数据速率并支持PCIe 2.0互操作性的低成本、低功耗FPGA。在最近的PCI-SIG实验室测试中,Cyclone V GT FPGA成功通过了所有PCI-SIG®兼容性和互操作性测试,目前已经收录到PCI-SIG Integrators名录中。与以前的FPGA相比,在开发基于PCIe Gen2的应用时,Cyclone V GT FPGA帮助开发人员大幅度降低了系统成本和系统功耗。
 
    Altera资深产品市场经理Sabrina Raza评论说:“我们的Cyclone V GT FPGA实现了与PCIe Gen2的兼容,这是我们28 nm Cyclone V FPGA 系列成功推出的另一里程碑。对PCIe Gen2系统性能有要求的客户现在可以使用低功耗FPGA,降低其系统总成本,发挥我们在收发器技术上的专业优势,以及在开发PCIe设计解决方案方面的专长。我们帮助客户显著降低了系统成本,而且不以牺牲性能为代价。”
 
    Cyclone V FPGA集成了数据速率高达5 Gbps的收发器,有两个嵌入在器件中的硬核PCIe IP模块。利用PCIe硬核IP模块,开发人员提高了系统性能,增强了系统功能,同时提升了设计团队的效能。PCIe 2.0兼容硬核IP模块包括PHY/MAC、数据链路层以及会话层。模块可以配置为端点或者根端口,支持x4通路。 
 
      Cyclone V FPGA和Cyclone V SoC支持创新的Multi-function特性,最多8个PCIe端点可以组合成一个端点,该端点由标准器件驱动提供支持。这一方便的特性缩短了软件驱动开发时间,非常有利于I/O扩展等应用。Cyclone V FPGA和Cyclone V SoC还具有Altera创新的使用PCIe协议实现配置功能(CvP),器件中的硬核PCIe在FPGA内核加载之前便可以工作。这样,无论采用何种配置方法,都可以确保在满足PCIe协议的100ms规范要求下PCIe端点被激活。 
 
     Altera全系列产品提供全面的PCI-SIG兼容解决方案,这些产品经过优化满足 了关 键应用需求。这些解决方案包括支持端点、桥接、交换和根端口功能的可配置PCIe知识产权(IP)内核和开发板。Altera最新的Cyclone V GT FPGA开发套件能够简单快速的实现PCIe Gen2协议,同时降低了设计风险,缩短了开发时间。开发套件为开发低成本、低功耗FPGA系统级设计,迅速得到结果提供了快速简单的方法。
供货信息
     Cyclone V GT FPGA现在已经投产。Altera提供业界最全系列的28 nm低功耗、低成本 FPGA,密度范围在25K逻辑单元(LE)至300K LE之间, 针对客户需求提供业界最小外形 封装 选择。 关于Altera Cyclone V GT FPGA的详细信息, 请访问www.altera.com/cyclone5。 如果需要了解Altera FPGA中PCIe功能的详细信息, 请访问 http://www.altera.com/technology/high_speed/protocols/pcie-hard-ip/pro-hard-ip.html。
本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。