《电子技术应用》
您所在的位置:首页 > 测试测量 > 业界动态 > 泰克公司在2013设计自动化大会上展出ASIC原型 调试解决方案

泰克公司在2013设计自动化大会上展出ASIC原型 调试解决方案

参观者可亲自体验RTL级多FPGA原型可视性功能如何帮助消除重新编译实现更快、更高效的调试
2013-05-15

 

中国北京,2013514–全球领先的测试、测量和监测仪器提供商---泰克公司日前宣布,其将在2013设计自动化大会(6月2 - 6日,德克萨斯州奥斯汀,819展位)上展出其最新推出的Certus2.0ASIC原型(prototyping) 调试解决方案。设计自动化大会(DAC) 是以电子系统(EDA)、嵌入式系统及软件(ESS) 和知识产权(IP) 为主题的重要大会。

 

首次在设计自动化大会上亮相的Certus 2.0软件套件和基于RTL的嵌入式仪器通过帮助实现完整的RTL级可视性使FPGA内部可视性成为原型化平台的特性,从根本上改变了ASIC原型化流程。仿真级可视性使工程师能够使用现有工具在一天内诊断多个缺陷,而不需要花一个星期或更多时间。

 

“FPGA合作生态系统范围内一直缺少针对ASIC原型的主动式调试功能”,泰克公司嵌入式仪器事业部总经理Dave Farrell表示,“设计自动化大会参加者现在将能亲眼目睹Certus 2.0如何从根本上改变ASIC原型化流程和显著提高调试效率。”

 

主动式调试策略

Certus 2.0允许设计人员自动调试多FPGA ASIC原型中的每个FPGA可能需要的所有信号而很少影响FPGA的LUT。这有助于采取主动式调试和工具化(instrumentation) 策略,使得无需通过对FPGA进行重新编译来调试每个新行为,而这在使用传统工具时通常是一项需要8-18个小时的艰苦任务。其他重要功能包括:

·         根据类型和实例名称(包括触发器[flip-flop]、状态机、接口和枚举类型)进行RTL信号的自动识别和工具化

·         片上处理取高度压缩的快速捕获数据,无需使用特殊外部硬件或消耗FPGA I/O资源

·         先进的片上(on-chip)触发功能使嵌入式仪器也能利用逻辑分析仪触发方法

·         以时间相关方式捕获来自不同时钟域和多个FPGA 的捕获数据提供了完整的目标设计的系统级视图

 

Certus 2.0可运行于任何现有商业或定制ASIC原型化平台,且无需特殊连接器、电缆或外部硬件。

 

泰克嵌入式仪器解决方案

在2011年收购了Veridae Systems公司后,泰克嵌入式仪器解决方案在电子设计自动化(EDA) 软件帮助工程师解决艰巨的工具化和调试挑战方面,变得越来越重要。

 

欲获得最新信息,并帮助我们分享给更多人,请关注泰克官方微博(@泰克科技

 

 

关于泰克公司

60多年以来,工程师们不断向泰克寻求测试,测量和监测解决方案以应对设计挑战,提高生产效率,大幅缩短产品上市时间。泰克公司是一家领先的测试仪器提供商,为专注于电子设计、制造及先进技术开发的工程师提供支持。泰克公司的总部设在美国俄勒冈州毕佛顿,为全球范围内的客户提供备受赞誉的服务支持。获得前沿技术,请登陆www.tektronix.com.cn

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。