《电子技术应用》
您所在的位置:首页 > 嵌入式技术 > 业界动态 > 展讯选择ARM Artisan物理IP和POP IP技术 开发28纳米系统级芯片

展讯选择ARM Artisan物理IP和POP IP技术 开发28纳米系统级芯片

2013-10-31
关键词: ARM Artisan IP SOC

    ARM近日与中国领先的无晶圆半导体供应商展讯通信有限公司(以下简称“展讯”)共同宣布,展讯取得包括POP™ IP在内的完整ARM® Artisan®物理IP技术授权,为此展讯得以开发出最灵活丰富的制造方案,可在28纳米工艺节点上具备多样化的IC代工选择。在这项协定授权之下,展讯可使用ARM Artisan标准单元、新一代内存编译器以及针对ARM Cortex®处理器与Mali™ 图形处理器的POP IP。ARM Artisan物理IP及POP IP将为展讯低功耗手机系统级芯片(SoC)的加速开发奠定基础。

    通过提供全面针对28纳米工艺节点的物理IP平台,ARM能够助力客户产品适用于如手机、企业级应用、平板电脑、数字电视、无线设备与消费电子等广泛应用。

    展讯通信有限公司董事长兼首席执行官李力游博士表示:“展讯为针对28纳米技术的SoC选择ARM Artisan物理IP与POP IP,这是两家公司在40纳米工艺技术上成功合作的自然延伸。我们很高兴得知,在开发未来的28纳米SoC时,无论选择哪家代工厂或何种工艺技术,展讯都能够获得Artisan物理IP与POP IP带来的便利,实现更短的产品上市时间。”

    ARM执行副总裁兼物理IP部门总经理Dipesh Patel博士表示:“展讯近年来在手机市场的迅速成长,正是其SoC产品高性能与低功耗特性广受市场青睐的一大体现。ARM十分高兴能够有机会帮助展讯赋予其下一代产品市场领先的性能,并带来灵活多样的代工选择,从而尽可能地缩短上市时间。”

   ARM针对28纳米工艺技术的物理IP平台包括高密度、高性能Artisan标准单元库,同时拥有针对动态电压优化及频率调整的功耗管理工具包。另外,该平台还包括一系列Artisan新一代拥有高速度、高密度和超高密度选择的内存编译器,如单/双端口SRAM编译器、单/双端口RF编译器以及ROM编译器。

    POP IP技术则包含ARM处理器实现优化的三项必备要素:针对特定ARM内核与工艺技术调整的Artisan物理IP逻辑库与内存实例、提供详细条件以及优化性能数据的实现报告,以及详细的POP实现知识与方法。借助上述因素,该技术可有效帮助终端客户以最小风险、快速成功地实现最优化的ARM处理器。POP IP产品支持40纳米至28纳米工艺节点,并针对范围广泛的Cortex-A系列CPU与Mali GPU推出了16/14纳米工艺节点的技术支持路线图。

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。