《电子技术应用》
您所在的位置:首页 > EDA与制造 > 新品快递 > Cadence宣布推出Interconnect Workbench 用于进行基于ARM片上系统的性能分析与验证

Cadence宣布推出Interconnect Workbench 用于进行基于ARM片上系统的性能分析与验证

2013-11-08

·         Cadence Interconnect Workbench优化整合了ARM® CoreLink™ CCI-400™NIC-400™NIC-301™ADB-400™系统知识产权(IP)的片上系统的性能。

·        使设计团队能快速生成性能分析测试台,这些测试台之前用手工需要数周时间才能建立。

    全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布推出Cadence® Interconnect Workbench。Interconnect Workbench是一种软件解决方案,在整个片上系统设计过程对互连进行周期精确的性能分析,能在关键流量状况下快速识别出设计问题,并帮助用户改进器件性能、加快产品上市。Interconnect Workbench搭配Cadence Interconnect Validator,组成了一套完整的功能验证与性能检验解决方案。

    Interconnect Workbench可自动生成整合了Interconnect Validator及一整套AMBA验证IP的性能测试台,以前需要数周时间才能建立的测试环境,现在需要的时间和工作量可以大幅减少。为加强设计的性能,Interconnect Workbench允许用户在一个屏幕上并排比较可能的体系结构。

    “确保片上互连能最优地工作,是对今天复杂片上系统的基本要求,系统设计师需要Interconnect Workbench所提供的周期精确的分析,来做出权衡并改进他们的设计。”ARM处理器事业部系统IP产品总监Andy Nightingale表示。

     “Interconnect Workbench的推出,就是专门为了应对今天片上系统的复杂性,”Cadence负责系统与验证集团系统与验证解决方案的公司副总裁Ziv Binyamini表示。“除了优化他们基于ARM的移动、消费电子、网络和存储片上系统的性能外,用户还能够更快地将他们的产品推向市场。”

更多Cadence Interconnect Workbench信息,请点击:www.cadence.com/news/iwb

 

 


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。