《电子技术应用》
您所在的位置:首页 > 嵌入式技术 > 业界动态 > UMC联华电子与Cadence合作提供28nm设计参考流程 适用以ARM Cortex-A7 基于MPCore的系统级芯片

UMC联华电子与Cadence合作提供28nm设计参考流程 适用以ARM Cortex-A7 基于MPCore的系统级芯片

2015-01-22

亮点:

· 设计流程包括Cadence Encounter数字设计实现系统、Tempus时序Signoff解决方案、Voltus IC电源完整性解决方案、Quantus QRC寄生参数提取解决方案、物理验证系统、Litho物理分析仪和CMP预报器。

· UMC联华电子实现1.7GHz的ARM Cortex-A7性能与功耗指标以及低于200mW动态功耗

    2015年1月20日美国加州圣何塞 –全球电子设计创新领先公司Cadence(NASDAQ:CDNS)今天宣布,全球领先的半导体代工厂联华电子 (United Microelectronics Corporation,NYSE: UMC; TWSE: 2303)采用Cadence® 设计实现与signoff工具,用于生产silicon-ready 28纳米ARM® Cortex®-A7、基于MPCore的系统级芯片,瞄准入门级智能手机、平板电脑、高端可穿戴设备和其他先进的移动装置设备。相比于上一代方案,采用Cadence解决方案使联华电子縮短了33%的流片时间并实现了1.7GHz的性能;此外,联华电子也实现了低于200mW的动态功耗,比上一代的设计流程降低了20%。

    采用基于多线程技术的Encounter® 数字设计实现系统,包含GigaOpt布线驱动(route-driven)优化和CCOpt并发时钟数据路径(concurrent clock datapath)优化,从而实现更快速的周转时间,并获得性能、芯片面积和驱动功耗的显著提升。此外,对Tempus™ 时序Signoff解決方案、Voltus™ IC电源完整性解决方案、Quantus™ QRC寄生参数提取解决方案、物理验证系统、Litho物理分析仪和CMP预报器的无缝整合,使联华电子能在流程的更早期进行signoff检查,以确保设计功能可以如预期的正常执行。

    “Cadence的大规模并行架构使我们能够显著减少signoff分析、设计实现及收敛所花费的时间,因而我们可以快速地为市场提供高品质的参考设计,并且在功耗、性能和面积方面都优于预期指标,联华电子IP开发与设计支持部资深总监林世钦表示:“我们移动类产品客户有非常特殊的设备需求,基于该流程的测试芯片通过了芯片测试,保证客户拿到可靠的28纳米Silicon-ready的参考设计。”

关于Cadence 
Cadence公司成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、IP、设计服务,设计和验证用于消费电子、网络和通讯设备以及计算机系统中的尖端半导体器件。公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究机构,以服务于全球电子产业。关于公司、产品及服务的更多信息,敬请点击here

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。