《电子技术应用》
您所在的位置:首页 > 嵌入式技术 > 业界动态 > 4种端接方法,教你完美解决信号端接困惑

4种端接方法,教你完美解决信号端接困惑

2019-09-10
关键词: 半导体 信号端

  时钟信号衰减会增加抖动,因此对驱动器输出的端接很重要。为了避免抖动和时钟质量降低的不利影响,需要使用恰当的信号端接方法。4种端接方法分享给你们如果你们还有不一样的想法,可以在文末留言哦~(老规矩:有随机奖品伺候哦)

  Z0是传输线的阻抗;

  ZOUT 是驱动器的输出阻抗,

  ZIN 是接收器的输入阻抗。

  PS:这里仅显示CMOS和PECL/LVPECL电路。

  串行端接

  实际上,因为阻抗会随频率动态变化,难以达到阻抗匹配,所以缓冲器输出端可以省去电阻(R)。

  优势:

  低功耗解决方案(没有对地的吸电流)

  很容易计算R的值 R (Z0 – ZOUT).

  弱点:

  上升/下降时间受RC电路的影响,增加抖动

  只对低频信号有效

  备注:

  CMOS驱动器

7.webp.jpg

  不适合高频时钟CMOS drivers信号

  适合低频时钟信号和非常短的走线

  下拉电阻

  CMOS

6.webp.jpg

  优势:非常简单(R = Z0)

  弱点:高功耗

  备注:不推荐

  LVPECL

5.webp.jpg

  优势:

  简单的3电阻解决方案。

  就节能而言稍好一点,相对于4电阻端接来说节省一个电阻。

  备注:推荐。端接电阻尽可能靠近PECL接收器放置。

  交流端接

  CMOS

4.webp.jpg

  优势:没有直流功耗。

  备注:为避免较高功耗,C应该很小,但也不能太小而导致吸电流。

  LVPECL

3.webp.jpg

  优势:交流耦合允许调整偏置电压。避免电路两端之间的能量流动。

  弱点:交流耦合只推荐用于平衡信号(50%占空比的时钟信号)。

  备注:交流耦合电容的ESR值和容值应该很低。

  电阻桥

  CMOS

2.webp.jpg

  优势:功耗实现合理的权衡取舍。

  弱点:单端时钟用两个器件。

  LVPECL

1.webp.jpg

  弱点:差分输出逻辑用4个外部器件。

  备注:3.3V LVPECL驱动器广泛应用端接。


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。