头条 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新资讯 中国产模块采用率增加,RISC-V 中国市场升温 中国产的模块正在被很多产品(日本及其他海外国家)采用,最具有代表性的就是在Wi-Fi通信模块(Module)领域比较有名的乐鑫信息科技股份有限公司(以下简称为“Espressif”),其产品在行业内极其有名。我们之前也曾多次提到这家公司的产品。不仅是中国扫地机器人(Robert)、IoT边缘计算机(Edge Computer)“M5STACK”,瑞萨电子的微控制板(Micro Controller Board)“ GR-LYCHEE”也都采用了Espressif的Wi-Fi模块。 发表于:7/17/2019 晶澳为韩国最大的PERC双面双玻电站供货高效组件 北京2019年7月12日 /美通社/ -- 近日,全球领先的高性能光伏产品制造商晶澳太阳能宣布,为韩国最大的PERC双面双玻光伏项目供货全部高效组件,项目的建成将极大地推动PERC双面双玻组件在韩国市场的应用及当地新能源发展。 发表于:7/17/2019 如何选择eFPGA? 嵌入式FPGA(eFPGA)是指将一个或多个FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。 发表于:7/17/2019 FPGA建立时间和保持时间你必须知道的 只要设计到时钟上升沿或者下降沿的采样,就会提到建立时间(setup TIme) 和保持时间(hold TIme) 。时钟是FPGA设计中最重要的信号,FPGA系统内大部分器件的动作都是在时钟的上升沿或者下降沿进行。无论是在输入,输出或是寄存器与寄存器之间, 发表于:7/17/2019 图像去模糊系统频域优化设计 在实际应用中,模糊图像清晰化处理难以在空域实现,为此需对图像进行频域转换,在频域中实现图像去模糊。采用FPGA开发平台“硬件”实现图像处理,实时性强,但消耗资源过多,执行效率低。针对此问题,提出了一种“软硬结合”的设计方案,以DE1-SoC开发板为硬件平台,在FPGA中配置Frame Reader、SDRAM、混合器、频域转换模块等,并映射到HPS中,HPS利用HPS-FPGA总线访问SDARM,获取模糊图像频谱图。利用Linux C编程在HPS中对模糊图像频谱图进行模糊尺度及角度估计,得到点扩散函数PSF,并利用经典复原算法进行复原,实现图像盲去模糊。系统应用基2-DIT-FFT对图像的行列依次进行频域转换,相比于固有IP核及通用频域转换模块,提高了图像频域转换精度,减少硬件资源消耗。 发表于:7/15/2019 基于FPGA的高清视频采集系统设计 设计了一种基于HDMI接口的全高清(分辨率1 920×1 080)视频采集与显示系统,该系统以Xilinx公司Spartan6系列FPGA作为控制芯片,采用500万像素级别CMOS摄像头OV5640作为前端数据源,能够采集全高清视频信号;为了解决由于高速大容量视频数据缓存容量和速率不足导致的拖影现象,该系统采用了一块Micron公司4 Gbit容量的DDR3 SDRAM作为缓存介质,再结合乒乓操作,能妥善解决高速大容量数据的缓存问题;该系统选用Silion Image公司的SiI9134作为HDMI接口芯片,能有效支持全高清视频信号输出。该系统可应用于军用监控系统、民用多媒体系统以及医学等领域。 发表于:7/9/2019 基于SRAM型FPGA的实时容错自修复系统设计方法 为提高辐射环境中电子系统的可靠性,提出了一种基于SRAM型FPGA的实时容错自修复系统结构和设计方法。该设计方法采用粗粒度三模冗余结构和细粒度三模冗余结构对系统功能模块进行容错设计;将一种细粒度的故障检测单元嵌入到各冗余模块中对各冗余模块进行故障检测;结合动态部分重构技术可在不影响系统正常工作的前提下实现故障模块的在线修复。该设计结构于Xilinx Virtex-6 FPGA中进行了设计实现,实验结果表明系统故障修复时间和可靠性得到显著提高。 发表于:7/8/2019 再度狠甩三星?台积电的秘密武器究竟有多厉害? 自2018年4月始,台积电已在众多技术论坛或研讨会中揭露创新的SoIC技术,这个被誉为再度狠甩三星在后的秘密武器,究竟是如何厉害? 发表于:7/6/2019 一种高可靠性高速可编程异步FIFO的设计 基于一款国产FPGA芯片的研发,提出了一种具有高可靠性、高速及可编程性的异步FIFO电路结构。通过增加近空满示警阈值和近空满状态位的方式用以提高异步FIFO的可编程性,同时内部通过使用格雷码指针进行比较的结构用以提高电路的可靠性。并在此基础上,提出了一种新的空满判断标准,使系统速度和逻辑利用率得到了进一步的提升。基于UMC 28 nm标准CMOS工艺,采用全定制方法进行电路设计。仿真结果表明,提出的异步FIFO在1 V的标准电压下,最高工作频率为666.6 MHz,平均功耗为7.1 mW。 发表于:7/5/2019 麻省理工 BittWare 的 TeraBox 1400B FPGA 服务器在 1U 机架式机箱中封装四块电路板 发表于:7/3/2019 «…32333435363738394041…»