• 首页
  • 新闻
    业界动态
    新品快递
    高端访谈
    AET原创
    市场分析
    图说新闻
    会展
    专题
    期刊动态
  • 设计资源
    设计应用
    解决方案
    电路图
    技术专栏
    资源下载
    PCB技术中心
    在线工具库
  • 技术频道
    模拟设计
    嵌入式技术
    电源技术
    可编程逻辑
    测试测量
    通信与网络
  • 行业频道
    工业自动化
    物联网
    通信网络
    5G
    数据中心
    信息安全
    汽车电子
  • 大学堂
  • 期刊
  • 文献检索
期刊投稿
登录 注册

基于MCU实现蓝牙与PC机之间HCI层传输

基于MCU实现蓝牙与PC机之间HCI层传输[嵌入式技术][其他]

分析了蓝牙HCI层的主要功能,并简述了蓝牙HCI层数据传输的单片机控制方案。HCI指令从RS232串口通过单片机的UART输入,经校验后发送至蓝牙模块,蓝牙模块返回的HCI事件在单片机内进行分组打包后发送至PC机。

发表于:2008/8/1 上午12:00:00

串行 RapidIO 连接功能增强了 DSP 协处理能力

串行 RapidIO 连接功能增强了 DSP 协处理能力[可编程逻辑][其他]

芯片及解决方案,站点首页,芯片,MCU/DSP,EDA及可编程

发表于:2008/7/31 上午12:00:00

基于CPLD的多普勒声纳回波信号仿真卡设计实现

基于CPLD的多普勒声纳回波信号仿真卡设计实现[可编程逻辑][其他]

介绍一种基于CPLD的多普勒声纳回波信号仿真卡的设计实现,该板卡作为PXI测试系统的一个组成模块,数据交换基于PXI总线,使用S5920实现总线控制,利用CPLD实现板卡的时序逻辑控制,外围电路包括信号调理与匹配电路、DDS电路、A/D采集电路、高速FIFO存储电路、D/A转换电路等。重点介绍了CPLD内部功能模块的实现。该设计已成功应用于多普勒声纳的PXI测试系统中。

发表于:2008/7/28 下午4:46:31

基于组点跳跃的JPEG2000位平面扫描方案

基于组点跳跃的JPEG2000位平面扫描方案[可编程逻辑][其他]

针对超遥感图像实时压缩的需求,提出了基于组的像素点跳跃(GBPS)EBCOT扫描方案。该方案可以大幅度提高扫描效率。本设计用VHDL编写,目标器件为Altera Stratix系列的EP1S25F672C6,模块稳定运行在120MHz,平均每个时钟周期可以产生0.95个上下文信息。

发表于:2008/7/28 上午11:54:02

MicroBlaze v5.0软处理器内核:针对性能而优化

MicroBlaze v5.0软处理器内核:针对性能而优化[可编程逻辑][其他]

芯片及解决方案,站点首页,芯片,嵌入式系统,EDA及可编程

发表于:2008/7/28 上午12:00:00

利用 CPLD 降低处理器功耗

利用 CPLD 降低处理器功耗[可编程逻辑][其他]

如今,降低总体系统功耗是设计便携式手持电子设备的最关键因素之一。消费者期望值的日益增长也就要求便携式设备必须延长电池寿命并提高自身性能。对于便携式系统设计人员和制造者来说,即使降低10mW 左右的功耗也是极其重要的。

发表于:2008/7/25 上午9:53:09

基于VR技术的三维输电网GIS系统的研究与应用

基于VR技术的三维输电网GIS系统的研究与应用[测试测量][其他]

介绍了传统的输电网地理信息系统的优点及不足,提出了建立基于VR技术的三维输电网地理信息系统,分析了三维地理信息系统建立的相关技术,通过实例说明VRML与Java的结合。通过对系统功能的分析,证明该系统能够比较好地弥补二维GIS系统的不足,从而有效地提高输电部门的生产效率、降低线路运行维护成本,对于提高整个电力系统经济效益有重要的意义。

发表于:2008/7/24 上午12:00:00

基于CPLD的电子秤逻辑接口设计

基于CPLD的电子秤逻辑接口设计[可编程逻辑][其他]

借助EDA工具软件设计了一个逻辑控制部件,解决了CPU寻址空间不足、接口功能不全等问题。此基于CPLD的可重构硬件数字平台具有可移植性,使CPU对外接器件近似透明,在更换其他类型CPU后,仅做少量软件和硬件修改即可升级成为新系统。

发表于:2008/7/22 下午1:52:08

扩频通信中伪随机序列编解码器的FPGA实现

扩频通信中伪随机序列编解码器的FPGA实现[通信与网络][其他]

提出一种基于FPGA技术的伪随机序列编解码器的设计方案,用以模拟扩频通信的过程,可用于现今高校的扩频通信技术教学工作。

发表于:2008/7/22 上午12:00:00

基于CPLD的FPGA快速配置电路的设计

基于CPLD的FPGA快速配置电路的设计[可编程逻辑][其他]

介绍了采用CPLD和Flash器件对FPGA实现快速并行配置,并给出了具体的硬件电路设计和关键模块的内部编程思路。

发表于:2008/7/17 下午1:54:23

  • <
  • …
  • 4845
  • 4846
  • 4847
  • 4848
  • 4849
  • 4850
  • 4851
  • 4852
  • 4853
  • 4854
  • …
  • >

活动

MORE
  • “汽车电子·2026年度金芯奖”网络投票通道正式开启!
  • “2026中国强芯评选”正式开始征集!
  • 《集成电路应用》杂志征稿启事
  • 【热门活动】2025年基础电子测试测量方案培训
  • 【技术沙龙】可信数据空间构建“安全合规的数据高速公路”

高层说

MORE
  • Develop平台打造电子研发全生命周期生态
    Develop平台打造电子研发全生命周期生态
  • 2026年,AI将给设计工程软件带来哪些变革?
    2026年,AI将给设计工程软件带来哪些变革?
  • 锚定“十五五”新蓝图筑牢时空信息“中国芯”
    锚定“十五五”新蓝图筑牢时空信息“中国芯”
  • 边缘人工智能机遇将于2026年成为现实
    边缘人工智能机遇将于2026年成为现实
  • 【回顾与展望】英飞凌:半导体与AI双向赋能
    【回顾与展望】英飞凌:半导体与AI双向赋能
  • 网站相关
  • 关于我们
  • 联系我们
  • 投稿须知
  • 广告及服务
  • 内容许可
  • 广告服务
  • 杂志订阅
  • 会员与积分
  • 积分商城
  • 会员等级
  • 会员积分
  • VIP会员
  • 关注我们

Copyright © 2005-2024 华北计算机系统工程研究所版权所有 京ICP备10017138号-2