头条 2025年超半数手机SoC基于5nm及以下制程 3 月 24 日消息,Counterpoint 昨日表示,2025 年超过一半的全球智能手机 SoC 采用了 5nm 及以下工艺(注:以下称为“先进制程”)。随着苹果、高通、联发科今年各自推出 2nm 旗舰 AP 和中低端产品线的节点升级,这一比例有望上探 60%。 最新资讯 FIR结构IQ串行处理RRC滤波器 本文结合3GPP WCDMA协议25.213(Release6)下行调制与WCDMA终端基带数字处理器的实现,使用了基于FIR结构的RRC滤波器,同时采用串行处理IQ路数据的方式,提高了数据处理的效率,节约了ASIC设计时使用的资源。 发表于:2011/5/16 PulseGuard ESD抑制器在便携式设备中的应用 高清晰多媒体接口(HDMI)是一种能提供高水平视频质量的最新技术,是由HDMI的缔造厂商(包括多家IC厂商)联合定义的一种适用于消费电子产品的下一代数字接口规范。许多大型电影公司和卫星电视、有线电视公司也支持HDMI规范。HDMI Licensing LLC是一家许可证授权机构,专门负责管理HDMI规范的许可证授权,旨在推动 HDMI 标准并为将HDMI的优势介绍给零售商盒消费者而进行教育推广。 发表于:2011/5/15 基于CAN总线的城市客车信息集成控制系统 在20世纪80年代,以研发和生产汽车电子产品著称的德国bosch公司针对此问题开发了can总线协议,这种多主网络协议,它的基础是无破坏性仲裁机制,使得总线能以最高优先权访问报文而没有任何延时。can作为标准车载网络技术,其在汽车网络化应用的进程中起着桥梁和纽带的作用,将城市客车信息集成采集提高到一个新的层次。 发表于:2011/5/15 基于QCM传感器的生物芯片检测电路的原理设计 本系统原设计为8通道QCM检测,即采用8套完全相同的以 MAX913芯片为核心的振荡器,通过2个CD4069反相器反相后分别送到4个差频器74LS74的D端,每一个差频器74LS74内部有2个D触发器。2个6M高精度有源晶振分别经时钟芯片CDCV304后变成8个6M输出信号,分别送到4个差频器74LS74的CLK端。经过4个差频器 74LS74差频后的频率信号送到可编程逻辑器件EPM570GT100C3芯片的I/O口。 发表于:2011/5/15 基于ZigBee协议无线抄表智能电网终端设计 为了解决ZigBee无线抄表系统数据采集发送集成度不高、设备繁琐等问题,通过对ZigBee无线标准协议的研究和对当前无线抄表系统实现过程的分析,设计出一种基于ZigBee的电表数据收发终端。该终端主要是将MCU系统和RF CC2430无线射频芯片相结合,包括数据接收、无线数据发送和电源三个硬件电路部分,完成对电表数据的接收和无线发送,重点阐述该终端节点的硬件结构设计和软件设计流程。通过对其在无线抄表系统中检测,接收发送数据稳定可靠。实践表明,该终端可作为一个通用模块应用到其他无线收发系统中,具有很强的实用性和可移植性的特点。 发表于:2011/5/15 嵌入式系统视频图像捕获研究 本文论述了嵌入式系统相关理论、嵌入式Linux的基本概念,主要阐述了采用嵌入式Linux进行视频图像数据的捕获、存储、显示等。采用的关键技术包括 V4L、framebuffer、数字图像格式变换等,提出了图像数据格式的变换方法。同时阐述了具体的实现方法。 发表于:2011/5/15 基于MSP430和MAX262程控滤波器的设计 可编程;开关电容滤波器;单片机;幅频特性测试 发表于:2011/5/15 运算放大器的简易测量 运算放大器是差分输入、单端输出的极高增益放大器,常用于高精度模拟电路,因此必须精确测量其性能。但在开环测量中,其开环增益可能高达107或更高,而拾取、杂散电流或塞贝克(热电偶)效应可能会在放大器输入端产生非常小的电压,这样误差将难以避免。 发表于:2011/5/15 高性能模拟前端中的运算放大器设计 . 高速转换系统,尤其是电信领域的转换系统,允许模数转换器(ADC)输入信号为AC耦合信号(通过利用变压器、电容器或两者的组合)。但对于测试和测量行业而言,前端设计并非如此简单,这是因为除提供AC耦合能力之外,该应用领域通常要求输入信号与DC耦合。设计可提供良好脉冲响应和低失真性能(≥500MHz的DC频率)的有源前端充满挑战。本文就适用于高速数据采集的高性能ADC使用的模拟前端提供几种设计思想和建议。 发表于:2011/5/15 1.2V高线性度低噪声折叠混频器设计 . 目前,无线通信设备正朝着低电压、低功耗、低噪声和高线性度的趋势发展。混频器作为收发机中的关键模块之一,对通信设备的上述性能产生直接的影响。随着微电子工艺的发展, CMOS器件的栅长进一步缩小,MOS器件的过驱动电压也进一步降低,这就为设计低压低功耗的射频电路提供了可能,但是依靠减小MOS器件的栅长降低工作电压是有限的。因此,电路设计者把更多的注意力集中到电路拓扑结构上,使设计具有低压结构的射频电路成为了热门课题。 发表于:2011/5/15 <…5042504350445045504650475048504950505051…>