头条 2025年超半数手机SoC基于5nm及以下制程 3 月 24 日消息,Counterpoint 昨日表示,2025 年超过一半的全球智能手机 SoC 采用了 5nm 及以下工艺(注:以下称为“先进制程”)。随着苹果、高通、联发科今年各自推出 2nm 旗舰 AP 和中低端产品线的节点升级,这一比例有望上探 60%。 最新资讯 采用噪声消除技术的3~5 GHz CMOS超宽带LNA设计 本文设计的CMOS低噪声放大器适用于工作频段为3~5GHz的超宽带系统。文章从LNA结构的选取开始,然后进行电路分析与设计及仿真,最后对仿真结果进行分析和总结。 发表于:2011/1/26 升压电源和高压DAC为天线和滤波器提供调谐信号 天线阵列和滤波器常常通过改变钛酸钡锶(BST)电容上的电压来进行调谐。将这种铁电材料应用于电容时,只需施加一个电压,即可导致其晶体结构发生细小的变化,从而改变其介电常数,电容值因而随之改变。相比于传统的变容二极管,电子可调谐BST电容能够处理更高的功率和更大的信号幅度。 发表于:2011/1/26 Maxim DS1878高频光收发参考设计HFRD-49.1 Maxim 公司的DS1878是集成数字LDD接口的SFP+控制器,可以控制和监视SFF, SFP和SFP+ 模块所有的功能,包括所有的SFF-8472功能,支持基于VCSEL, DFB和EML的解决方案。工作电压为+2.85V 到+5.5V,主要用在SFF, SFP和SFP+收发器模块。本文介绍了DS1878主要特性,方框图,高频光收发参考设计HFRD-49.1主要特性,参考设计HFRD-49.1和HFRD-30.1主PCB方框图,参考设计HFRD-49.1电路图和材料清单。 发表于:2011/1/26 Maxim MAX98304单声道3.2W D类音频放大解决方案 Maxim 公司的MAX98304是单声道3.2W D类音频放大器,提供AB类音频性能和D类效率,提供五种引脚选择的增益(0dB,3dB,6dB,9dB和12dB),3.7V的静态电流0.95mA,超低噪音19μVRMS,PSRR为90dB,开关噪音抑制,热和过流保护,低电流关断模式。主要应用在笔记本和上网本电脑,手机,平板电脑,MP3播放器,手持音频播放器,VoIP电话。本文介绍了MAX98304主要特性,功能方框图,典型应用电路图,MAX98304评估板主要特性,电路图,材料清单和PCB元件布局图。 发表于:2011/1/25 GPRS无线通信模块MC35i及其外围电路设计 本文提及的MC35i模块属于无线通讯核心模块,是结合语音、数据传输、简讯服务及传真等功能的高科技产品。此模块功能强大,利用此无线模块的通讯产品便能够很好地在客户端进行系统整合的规划。目前该无线模块的应用领域比较广泛,主要包括: 发表于:2011/1/25 I2C总线通讯接口器件的CPLD实现 I2C总线是PHILIPS公司开发的一种简单、双向、二线制、同步串行总线。它只需两根线(串行时钟线和串行数据线)即可在连接于总线上的器件之间传送信息。该总线是高性能串行总线,具备多主机系统所需要的裁决和高低速设备同步等功能,应用极为广泛。 发表于:2011/1/25 FPGA硬件电路的调试 在调试FPGA电路时要遵循必须的原则和技巧,才能降低调试时间,防止误操作损坏电路。通常情况下,参考以下步骤执行 FPGA硬件系统的调试。 发表于:2011/1/25 低噪声系统的设计3个窍门 低噪声系统设计的第一个窍门是在前级应用中尽可能多的增益,下图显示的是一个放大器前端的两个例子,增益为10。可以看出,将所有增益应用于第一级,比将增益分布于两级要好得多。 发表于:2011/1/24 无需精密电阻的DAC输出转换为单端信号的电路设计 本文介绍了一种无需精密电阻的DAC输出转换为单端信号的电路设计方案。 发表于:2011/1/24 高速测试测量的时钟恢复方案 不管是放到测试设置中,还是作为被测设备的一部分,时钟恢复都在进行准确的测试测量时发挥着重要作用。由于大多数千兆位通信系统都是同步系统,因此系统内部的数据都使用公共时钟定时。 发表于:2011/1/24 <…5163516451655166516751685169517051715172…>