《电子技术应用》
您所在的位置:首页 > 嵌入式技术 > 业界动态 > GDDR5工程师透露AMD HBM内存细节

GDDR5工程师透露AMD HBM内存细节

2015-05-21

       曾经负责AMD GDDR5开发的Joe Macri,日前向硬件网站techreport.com透露了AMD HBM内存细节,HBM内存用来取代高功耗、大面积占用的GDDR5内存。Joe Macri表示,HBM内存在设计上非常接近GPU,同时采用3D堆叠设计。任何HBM解决方案有三个基本组成部分:一个主芯片(一个GPU,CPU或SoC),一个或多个DRAM堆栈和下方被称为“interposer”的硅晶片,interposer完全是被动的,是没有活性的晶体管,因为它仅作为主逻辑芯片与DRAM堆叠之间的高速数据通道。
  虽然interposer是必不可少的,HBM真正令人感兴趣的创新是堆叠存储器。每个HBM内存堆栈包括五个芯片:四个内存芯片和一个逻辑芯片。这五个芯片通过称为穿透硅通孔(TSV)垂直彼此连接。这些内存芯片是令人难以置信的薄,只有100微米。
  这些内存芯片工作电压1.3V,工作频率500MHz,传输速率1Gbps,但是极宽的接口弥补了参数方面对GDDR5参数的劣势,每个堆栈有1024位接口宽度,每个GDDR5芯片只有32位宽度,每个堆栈并且提供128 GB/s带宽。
  目前SK海力士正在与AMD合作生产HBM。

4.jpg

5.jpg

6.jpg

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。