《电子技术应用》
您所在的位置:首页 > 可编程逻辑 > 业界动态 > 集成电路大基金投资华大九天 国产EDA任重道远

集成电路大基金投资华大九天 国产EDA任重道远

2018-10-26

  上月,华大九天获得国家集成电路产业投资基金投资,从2017年底至今,华大九天已获得累计数亿元投资,这将有助于华大九天提升自身技术水平,填补中国EDA工具上的空白。不过,由于中国在EDA工具上与国外三大厂差距过大,追赶之路任重道远。

  什么是EDA工具

  EDA工具是电子设计自动化(Electronic Design Automation)的简称,是从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。利用EDA工具,工程师将芯片的电路设计、性能分析、设计出IC版图的整个过程交由计算机自动处理完成。

  由于上世纪六十七年代,集成电路的复杂程度相对偏低,这使得工程师可以依靠手工完成集成电路的设计、布线等工作。但随着集成电路越来越复杂,完全依赖手工越来越不切实际,工程师们只好开始尝试将设计过程自动化,在1980年卡弗尔.米德和琳.康维发表的论文《超大规模集成电路系统导论》提出了通过编程语言来进行芯片设计的新思想,加上集成电路逻辑仿真、功能验证的工具的日益成熟,使得工程师们可以设计出集成度更高且更加复杂的芯片。

  1986年,硬件描述语言Verilog问世,Verilog语言是现在最流行的高级抽象设计语言。1987年,VHDL在美国国防部的资助下问世。这些硬件描述语言的问世助推了集成电路设计水平的提升。随后,根据这些语言规范产生的各种仿真系统迅速被推出,这使得设计人员可对设计的芯片进行直接仿真。随着技术的进步,设计项目可以在构建实际硬件电路之前进行仿真,芯片布线布局对人工设计的要求和出错率也不断降低。

  时至今日,尽管所用的语言和工具仍然不断在发展,但是通过编程语言来设计、验证电路预期行为,利用工具软件综合得到低抽象级物理设计的这种途径,仍然是数字集成电路设计的基础。一位从事CPU设计的工程师表示,"在没有EDA工具之前,搞电路要靠人手工,对于大规模集成电路有上亿晶体管的设计用手工简直是不可为的......可以说有了EDA工具,才有了超大规模集成电路设计的可能"。

  中国EDA工具完全依赖国外

  中国半导体行业协会IC设计分会理事长、清华大学微电子所所长魏少军曾表示:

  "我们要改变以往那种使用先进工艺就代表是先进水平的错误认识,Intel用0.13微米工艺能作出2GHz而我们要用45nm才能实现,这就是差距......快速提升我们自己的IC基础设计能力迫在眉睫,这是改变目前中国IC设计业严重依赖EDA工具和制造工艺才能实现芯片性能提升的根本途径,而依赖并滥用IP则导致了中国SoC设计的同质化"。

  清华大学微电子所所长魏少军提到的"依赖并滥用IP则导致了中国SoC设计的同质化"指的是国内众多IC设计公司大多依赖于ARM的IP授权开发SOC,由于都是购买ARM的Cortex A53、A55、A72、A73、A76等产品,同质化是必然的。

  "中国IC设计业严重依赖EDA工具和制造工艺才能实现芯片性能提升的根本途径"指的是很多中国国产SOC/CPU性能的提升严重依赖于购买更好的EDA工具和采用更好的制造工艺。

  EDA软件方面早已形成了三巨头——Synopsys、Cadence、Mentor。国内从事EDA软件开发的华大九天和这三家现在不是一个数量级的。诚然,华大九天也想在某些点工具上做些突破,但就整体技术实力而言几乎像蚍蜉撼树。

  目前,国内根本没有深亚微米的EDA成体系的设计平台。正是因为国内从事EDA工具开发的公司在Synopsys、Cadence、Mentor面前实力过于悬殊,国内IC设计公司几乎100%采用国外EDA工具。而且在相当长的一段时间里,看不到缩小和Synopsys、Cadence、Mentor技术差距的可能性。

  结语

  本次大基金投资华大九天,仅仅是开始,距离结成硕果,实现对国外三大厂的国产化替代还有很长距离,希望华大九天能锲而不舍,持之以恒,不断完善自己的产品,力争缩小和国外三大厂的差距。


本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。