基于FPGA的高效灵活的数字正交下变频器设计
所属分类:解决方案
上传者:coco
文档大小:260 K
标签: FPGA
所需积分:0分积分不够怎么办?
文档介绍:数字正交下变频器(DDC)是数字接收机系统中的核心部件,其作用是将ADC数字化后输出的高速的中频信号进行下变频、抽取降速、低通滤波,变为适合处理的基带信号。本文给出了DDC各模块在FPGA中高效实现的方法,利用嵌入式逻辑分析仪,对系统加载板卡后的实时运行结果进行了测试分析。
现在下载
VIP会员,AET专家下载不扣分;重复下载不扣分,本人上传资源不扣分。