《电子技术应用》
您所在的位置:首页 > 模拟设计 > 设计应用 > DMSA在时序签核中的应用
DMSA在时序签核中的应用
2021年电子技术应用第11期
孙 恒,王仁平,蔡沅坤
福州大学 物理与信息工程学院,福建 福州350000
摘要: 在芯片的设计过程中,静态时序分析(Static Timing Analysis,STA)无疑是整个设计中最重要的一环。如今纳米级工艺下的芯片设计往往属于多工艺角多模式(MultiCorner-MultiMode,MCMM)物理设计,工艺角和工作模式的特定组合称之为场景,多场景的物理设计会给芯片带来更加稳定的性能,但也会使静态时序分析变得更为复杂。介绍了分布式多场景时序分析(Distribute Multi_Scenario Analysis,DMSA)技术在多工艺角多模式物理设计中的应用。经过基于Smic 90 nm工艺的多场景数字芯片Cxdp13设计实践分析表明,在一定硬件条件支撑下,分布式多场景时序分析技术在多工艺角多模式的物理设计中可以达到快速时序签核的目的。
中图分类号: TN431.2
文献标识码: A
DOI:10.16157/j.issn.0258-7998.211529
中文引用格式: 孙恒,王仁平,蔡沅坤. DMSA在时序签核中的应用[J].电子技术应用,2021,47(11):44-46.
英文引用格式: Sun Heng,Wang Renping,Cai Yuankun. Application of DMSA in timing sign-off[J]. Application of Electronic Technique,2021,47(11):44-46.
Application of DMSA in timing sign-off
Sun Heng,Wang Renping,Cai Yuankun
Fuzhou University,University of Physics and Information Engineering,Fuzhou 350000,China
Abstract: In the process of chip design, static timing analysis is undoubtedly the most important part of the entire design, and it is a priority and problem to be solved in chip design. Nowadays, chip design under nano-scale technology often belongs to multicorner-multimode physical design. The specific combination of process angle and working mode is called scenario. Multi-scenario physical design will bring more stable performance to the chip, but it will also make static timing analysis becomes more complicated. This paper introduces the application of distribute multi-scenario analysis technology in multicorner-multimode physical design. The design practice analysis of the multi-scenario digital chip Cxdp13 based on the Smic 90 nm process shows that under certain hardware conditions, the distribute multi_scenario analysis technology can achieve the purpose of rapid timing sign-off in the physical design of multicorner-multimode.
Key words : distribute multi-scenario analysis;static timing analysis;multicorner-multimode;timing sign-off;timing engineer change order

0 引言

    随着集成电路产业不断发展,芯片制造早已进入深亚微米时代,一直以来,时序签核一直是检验芯片设计是否合格的重要标准之一,在综合工具(Design Compiler,DC)、布局布线工具(Integrated Circuit Compiler,ICC)、时序分析工具(Prime Time,PT)中都嵌入了不同的时序分析引擎。当工艺节点达到90 nm及以下时,为了使芯片在不同的极端环境下可以正常工作,就需要采用多工艺角多模式的物理设计方案来确保芯片在不同环境下稳定工作[1-3]。在对多场景物理设计进行时序分析时,传统PT需要打开多个窗口反复切换场景以达到遍历每一个场景的目的,随后逐个场景进行时序分析,这样会使设计过程变得过于繁琐,而且,对于同一路径,不同场景下的时序违规可能会重复出现,对时序分析带来不必要的麻烦[4],工艺角或模式的合并,也会带来各种各样的问题,DMSA的使用可以很好地解决这些问题。




本文详细内容请下载:http://www.chinaaet.com/resource/share/2000003824




作者信息:

孙  恒,王仁平,蔡沅坤

(福州大学 物理与信息工程学院,福建 福州350000)




wd.jpg

此内容为AET网站原创,未经授权禁止转载。