《电子技术应用》
您所在的位置:首页 > EDA与制造 > 业界动态 > 美光计划部署纳米印刷技术以降低DRAM芯片生产成本

美光计划部署纳米印刷技术以降低DRAM芯片生产成本

2024-03-06
来源:IT之家

3 月 5 日消息,美光科技公司计划率先支持佳能的纳米印刷技术,从而进一步降低生产 DRAM 存储芯片的单层成本。

美光公司近日举办了一场演讲,介绍在将纳米印刷技术应用于 DRAM 生产的一些细节。美光在演讲中表示 DRAM 节点和沉浸式光刻分辨率问题,名为“Chop”的层数量不断增加,这就意味着添加更多的曝光步骤,来取出密集存储器阵列外围的虚假结构(dummy structures)。

2.png

美光公司表示由于光学系统本身性质,这些 DRAM 层的图案很难用光学光刻技术进行印刷,而纳米打印方式可以用更精细的方式打印出来,且鉴于纳米印刷技术应用成本是沉浸式光刻技术的五分之一,因此是非常不错的解决方案。

纳米印刷技术并不能在内存芯片生产的所有阶段取代传统的光刻技术,两者并非纯粹的竞争关系,但该技术至少可以降低单个技术操作的成本。

IT之家此前报道,佳能 2023 年 10 月公布 FPA-1200NZ2C 纳米压印光刻(NIL)半导体设备。佳能社长御手洗富士夫表示,纳米压印光刻技术的问世,为小型半导体制造商生产先进芯片开辟了一条新的途径。

佳能半导体设备业务经理岩本和德表示,纳米压印光刻是指将带有半导体电路图案的掩模压印在晶圆上,只需一个印记,就可以在适当的位置形成复杂的 2D 或 3D 电路图案,因此只需要不断改进掩模,甚至能生产 2nm 芯片。


weidian.jpg

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306118;邮箱:aet@chinaaet.com。